数码管驱动装置及显示设备制造方法及图纸

技术编号:13016003 阅读:98 留言:0更新日期:2016-03-16 15:27
本发明专利技术提供数码管驱动装置及显示设备,所述装置包括:控制器、驱动电路;驱动电路包括第一驱动单元和第二驱动单元,第一驱动单元与N位数码管每组并联的笔段连接,用于控制N位数码管每组并联的笔段的打开或者关闭,第二驱动单元与N位数码管中每位数码管的公共电极连接,用于控制N位数码管的公共电极的打开或者关闭;控制器通过驱动电路按照一定的频率扫描N位数码管的笔段,并根据位笔段显示信息码,向N位数码管的各个公共电极输出控制信号,以实现按照笔段驱动N位数码管,其中,位笔段显示信息码由控制器根据N位数码管的显示数码译码得到。应用本发明专利技术可以一次性驱动无数位数码管,而且显示不会出现闪烁感。

【技术实现步骤摘要】

本专利技术涉及电子
,尤其涉及一种数码管驱动装置及显示设备
技术介绍
目前,在某些行业,如家用电器行业,一般使用大量的数码管显示系统的运行状态、温度和告警信息等。由于静态驱动数码管需要的10(Input/Output,输入输出)引脚多,因此硬件成本高。为了降低硬件成本,可动态驱动数码管。现有技术中,可按位驱动数码管,按位驱动数码管是一种动态驱动数码管的方式,可以依次输出每一位数码管的笔段代码及位扫描码,轮流点亮各数码管,实现按位驱动数码管。为了防止出现闪烁现象,数码管刷新频率必须大于25Hz,即每位数码管相临两次点亮时间间隔要小于40ms。在按位驱动数码管的方式中,对于具有N位数码管的动态显示电路来说,如果LED (Light Emitting D1de,发光二极管)显示器刷新频率为f,那么刷新周期为Ι/f,每一位数码管的显示时间为l/(f*N)s,在按位驱动数码管时,当数码管显示位数在12位以上时,即使将显示刷新频率降低到25Hz,仍不能保证每位数码管相临两次点亮时间间隔小于40ms,导致数码管显示有闪烁感。
技术实现思路
本专利技术提供一种数码管驱动装置及显示设备,以解决现有技术中显示位数在12位以上时,数码管显示有闪烁感的问题。根据本专利技术实施例的第一方面,提供一种数码管驱动装置,所述装置用于驱动N位数码管,所述N位数码管中每位数码管对应相同的笔段并联,所述装置包括:控制器、驱动电路;所述驱动电路,所述驱动电路包括第一驱动单元和第二驱动单元,所述第一驱动单元与所述N位数码管每组并联的笔段连接,用于控制所述N位数码管每组并联的笔段的打开或者关闭,所述第二驱动单元与所述N位数码管中每位数码管的公共电极连接,用于控制所述N位数码管的公共电极的打开或者关闭;所述控制器,通过所述驱动电路按照一定的频率扫描所述N位数码管的笔段,并根据位笔段显示信息码,向N位数码管的各个公共电极输出控制信号,以实现按照笔段驱动所述N位数码管,其中,所述位笔段显示信息码由所述控制器根据所述N位数码管的显示数码译码得到。根据本专利技术实施例的第二方面,提供一种显示设备,包括如上所述的数码管驱动装置以及N位数码管。应用本专利技术实施例,控制器通过驱动电路的第一驱动单元按照一定的频率扫描所述N位数码管的八组并联的笔段,并根据位笔段显示信息码,向N位数码管的各个公共电极输出控制信号,以实现按照笔段驱动所述N位数码管。由于对于8段的数码管,不管有多少位数码管,也只有8组笔段,即使数码管刷新频率为50Hz,每组笔段相临两次点亮时间间隔也小于40ms,因此使用本专利技术技术方案可以一次性驱动无数位数码管,而且数码管显示不会出现闪烁感。【附图说明】此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本专利技术的实施例,并与说明书一起用于解释本专利技术的原理。图1为本专利技术一种实施方式中数码管驱动装置图;图2为本专利技术一种实施方式中数码管驱动电路图;图3为本专利技术一种实施方式中数码管驱动电路图。【具体实施方式】下面将详细地对示例性实施例进行说明,其示例表示在附图中。下面的描述涉及附图时,除非另有表示,不同附图中的相同数字表示相同或者相似的要素。以下示例性实施例中所描述的实施方式并不代表与本专利技术相一致的所有实例方式。相反,它们仅是与如所附权利要求书中所详述的、本专利技术的一些方面相一致的装置和方法的例子。本申请文件中提到的按照笔段驱动,是指按照一定的频率对数码管的8个笔段依次进行扫描,根据位笔段显示信息码来选择点亮相对应的数码管,由于人眼的视觉惰性以及发光二极管的余晖效应,使得N位数码管看上去是同时点亮,达到驱动N位数码管的目的。参见图1,为本专利技术一种实施方式中数码管驱动装置图,该装置用于驱动N位数码管:其中,本申请文件中N可以为任意值,不对N的值进行限定。该装置包括:控制器110、驱动电路120。其中,驱动电路120,所述驱动电路包括第一驱动单元121和第二驱动单元122,所述第一驱动单元与所述N位数码管每组并联的笔段连接,用于控制所述N位数码管每组并联的笔段的打开或者关闭,所述第二驱动单元与所述N位数码管中每位数码管的公共电极连接,用于控制所述N位数码管的公共电极的打开或者关闭。所述控制器110,通过所述驱动电路按照一定的频率扫描所述N位数码管的笔段,并根据位笔段显示信息码,向N位数码管的各个公共电极输出控制信号,以实现按照笔段驱动所述N位数码管,其中,所述位笔段显示信息码由所述控制器根据所述N位数码管的显示数码译码得到。具体的,控制器110包括输出接口 111、译码单元112、控制单元113。可选的,第一驱动单元121包括八个笔段控制开关,用来对应控制八组并联的笔段;第二驱动单元122包括N个公共电极控制开关,用来对应控制N位数码管的公共电极的打开或者关闭。译码单元112,用于将所接收到的显示数码转换为位笔段显示信息码;控制单元113,用于按照一定的频率通过所述输出接口向所述第一驱动单元输出笔段控制信号,并根据所述位笔段显示信息码,通过所述输出接口向所述第二驱动单元输出公共电极控制信号,以实现按照笔段驱动所述N位数码管,其中,所述笔段控制信号用于控制所述笔段控制开关的打开或者关闭;所述公共电极控制信号用于控制所述公共电极控制开关的打开或者关闭。位笔段显示信息码为每位数码管中各个笔段的显示信息码,用来标识对应的笔段是否点亮。优选的,控制器可按照一定的频率依次驱动N位数码管的笔段a、b、c、d、e、f、g、dp,也可以随机驱动,即不按照固定的次序N位数码管的八组并列的笔段。其中,显示数码可由控制器从显示设备的显示系统中获取。其中,译码单元112可以包括:第一存储模块,用于将所接收到的显示数码存储于显示数码缓冲区;第一译码模块,用于将所述显示数码缓冲区中的显示数码转换为笔段数码;第二存储模块,用于将所述笔段数码存储于笔段数码缓冲区;第二译码模块,用于将所述笔段数码缓冲区中的笔段数码转换为位笔段显示信息码。在一种可选的实现方式中,N位数码管可以为共阴数码管,参见图2,为本专利技术一种实施方式中数码管驱动电路图:其中,第一驱动单元121包括八个笔段控制开关,用来对应控制八组笔段,所述笔段控制开关为PNP管,所述PNP管的发射极与一个直流电源的正极连接,所述PNP管的基极与所述控制器的输出接口连接,所述PNP管的集电极与对应的每组笔段连接。所述第二驱动单元122包括N个7404反相器,用来对应控制N位数码管的公共电极的打开或者关闭。其中,如果控制器可以吸收的电流比较大,也可以不使用图2中的7404反相器,而且,本申请中并不限定使用7404反相器,还可以为其他能实现同等驱动功能的器件。驱动电路120为图2所示的电路图时,按照笔段驱动数码管的流程如下:在第一个扫描周期,输出接□ P7输出低电压,笔段a对应的PNP管导通,笔段a与电源DC接通,笔段a被打开,P0、P1、P2、P3、P4、P5、P6输出高电压,笔段b、c、d、e、f、g、dp对应的PNP管截止,笔段b、c、d、e、f、g、dp被关闭,如果根据每位数码管的位笔段显示信息码,确定数码管的显示数码对应的笔段a需要点亮,则把对应数码管的阴极打开,否则关闭对应数码管的阴极。例如,如果P10输出接口对应的数码管本文档来自技高网...

【技术保护点】
一种数码管驱动装置,其特征在于,所述装置用于驱动N位数码管,所述N位数码管中每位数码管对应相同的笔段并联,所述装置包括:控制器、驱动电路;所述驱动电路,所述驱动电路包括第一驱动单元和第二驱动单元,所述第一驱动单元与所述N位数码管每组并联的笔段连接,用于控制所述N位数码管每组并联的笔段的打开或者关闭,所述第二驱动单元与所述N位数码管中每位数码管的公共电极连接,用于控制所述N位数码管的公共电极的打开或者关闭;所述控制器,通过所述驱动电路按照一定的频率扫描所述N位数码管的笔段,并根据位笔段显示信息码,向N位数码管的各个公共电极输出控制信号,以实现按照笔段驱动所述N位数码管,其中,所述位笔段显示信息码由所述控制器根据所述N位数码管的显示数码译码得到。

【技术特征摘要】

【专利技术属性】
技术研发人员:刘建鑫
申请(专利权)人:浙江宇视科技有限公司
类型:发明
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1