温馨提示:您尚未登录,请点 登陆 后下载,如果您还没有账户请点 注册 ,登陆完成后,请刷新本页查看技术详细信息。
本发明提供一种基于D锁存器实现FPGA中I/O管脚复用的方法,所述方法包括以下步骤:将FPGA中复用的I/O管脚同时连接到D锁存器的D输入端和第一设备的端口;将D锁存器的OE1和OE2时序控制信号都固定为低电平,同时将D锁存器的LE1和LE...该专利属于曙光信息产业(北京)有限公司所有,仅供学习研究参考,未经过曙光信息产业(北京)有限公司授权不得商用。
温馨提示:您尚未登录,请点 登陆 后下载,如果您还没有账户请点 注册 ,登陆完成后,请刷新本页查看技术详细信息。
本发明提供一种基于D锁存器实现FPGA中I/O管脚复用的方法,所述方法包括以下步骤:将FPGA中复用的I/O管脚同时连接到D锁存器的D输入端和第一设备的端口;将D锁存器的OE1和OE2时序控制信号都固定为低电平,同时将D锁存器的LE1和LE...