温馨提示:您尚未登录,请点 登陆 后下载,如果您还没有账户请点 注册 ,登陆完成后,请刷新本页查看技术详细信息。
本发明提供一种用于大规模FPGA设计的调试方法,主要目的是提供一种比较通用的调试的方法,从而节省FPGA原型调试的时间,提高FPGA原型调试时的效率。主要原理是设计出一个冗余的控制逻辑,主机端通过UART接口操作配置控制逻辑的相应寄存器,实...该专利属于北京中电华大电子设计有限责任公司所有,仅供学习研究参考,未经过北京中电华大电子设计有限责任公司授权不得商用。
温馨提示:您尚未登录,请点 登陆 后下载,如果您还没有账户请点 注册 ,登陆完成后,请刷新本页查看技术详细信息。
本发明提供一种用于大规模FPGA设计的调试方法,主要目的是提供一种比较通用的调试的方法,从而节省FPGA原型调试的时间,提高FPGA原型调试时的效率。主要原理是设计出一个冗余的控制逻辑,主机端通过UART接口操作配置控制逻辑的相应寄存器,实...