温馨提示:您尚未登录,请点 登陆 后下载,如果您还没有账户请点 注册 ,登陆完成后,请刷新本页查看技术详细信息。
本申请提供了一种高速通讯链路校正方法、系统及终端,通过在时序控制芯片与多个源极驱动芯片间构建低速单线双向通讯链路,并通过低速单线双向通讯链路反馈并传输时序控制芯片与多个源极驱动芯片间的各高速通讯链路的时钟训练状态以及信号完整性设置参数,以自...该专利属于芯迈半导体技术(杭州)股份有限公司所有,仅供学习研究参考,未经过芯迈半导体技术(杭州)股份有限公司授权不得商用。
温馨提示:您尚未登录,请点 登陆 后下载,如果您还没有账户请点 注册 ,登陆完成后,请刷新本页查看技术详细信息。
本申请提供了一种高速通讯链路校正方法、系统及终端,通过在时序控制芯片与多个源极驱动芯片间构建低速单线双向通讯链路,并通过低速单线双向通讯链路反馈并传输时序控制芯片与多个源极驱动芯片间的各高速通讯链路的时钟训练状态以及信号完整性设置参数,以自...