嵌入式血液分析仪控制系统及其控制方法技术方案

技术编号:8489308 阅读:166 留言:0更新日期:2013-03-28 07:56
本发明专利技术公开嵌入式血液分析仪控制系统的控制方法,包括:主处理器发送指令到可编程逻辑器件;可编程逻辑器件接收主处理器发送的指令,解析指令,执行并发送应答回文到主处理器;主处理器接收可编程逻辑器件发送的应答回文,进行应答回文解析和处理操作。还公开了控制系统,包括主处理器、可编程逻辑器件、控制单元组,主处理器与可编程逻辑器件及控制单元组分离设置,主处理器与可编程逻辑器件之间用串行总线连接。采用本技术方案通过串行总线将所述主处理器和可编程逻辑器件相分离设置并在数据传输过程中加入容错机制,从而解决二者必须放置在同一块电路板上容易相互干扰的问题,并克服因采用串行总线连接线长造成数据传输过程中容易出错的问题。

【技术实现步骤摘要】

本专利技术涉及医疗诊断设备
,尤其涉及嵌入式血液分析仪控制系统及其控 制方法。
技术介绍
工业控制主流的处理器包括单片机、DSP、ARM和CPU等,这类处理器是固定的或定 制的器件,通常称其为专用芯片(ASIC)。工业控制中往往需要完成多通道状态监测和多通 道指令控制,单独的处理器由于其外部控制接口和IO数量有限且难以直接完成多路监控 任务,故采用可编程逻辑器件作为扩展处理器接口得到广泛应用。目前市场上可编程逻辑 器件的优选器件为FPGA (Field Programmable Gate Array,现场可编程门阵列)或者CPLD (Complex Programmable Logic Device,复杂可编程逻辑器件)。大多数控制系统为了提高系统的响应速度,主处理器与FPGA/CPLD模块通讯采用 高速并行总线,这就要求主处理器和FPGA/CPLD模块之间的通讯线路很短,才能保证交互 的稳定。主处理器和FPGA/CPLD模块之间的通讯线路短,直接导致主处理器和FPGA/CPLD 模块必须在同一块电路板上,硬件升级将变得很麻烦。同时,主处理器时钟频率一般在几百兆、上千兆甚至更本文档来自技高网...

【技术保护点】
一种嵌入式血液分析仪的控制系统的控制方法,包括如下步骤:步骤一:主处理器发送指令到可编程逻辑器件;步骤二:可编程逻辑器件接收主处理器发送的指令,解析指令,执行并发送应答回文到主处理器;步骤三:主处理器接收可编程逻辑器件发送的应答回文,进行应答回文解析和处理操作。

【技术特征摘要】

【专利技术属性】
技术研发人员:杨帆马荣荣杜跃信
申请(专利权)人:深圳市开立科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1