用于ISO14443 TypeA协议的凹槽信号恢复电路制造技术

技术编号:8388638 阅读:227 留言:0更新日期:2013-03-07 18:04
本发明专利技术公开了一种用于ISO14443类型A协议的凹槽信号恢复电路,包括:一数据锁存器,用于使能锁存输入时钟信号CLK,该数据锁存器输出端Q输出的信号sysclk作为电路的时钟信号;第一D触发器,用于产生第一级凹槽信号的同步信号;第二D触发器,用于产生第二级凹槽信号的同步信号;第三D触发器,用于产生第三级凹槽信号的同步信号;数据同或门电路,用于同或第二D触发器和第三D触发器的输出;第四D触发器,用于采样得到所需要的凹槽信号;时钟分频器,用于对电路的时钟信号进行分频;类型A同步解码电路,使用同步的方式对所述凹槽信号进行解码。本发明专利技术能减少时钟信号毛刺和竞争冒险对电路的影响。

【技术实现步骤摘要】

本专利技术涉及非接触式卡领域,特别是涉及一种用于IS014443 TypeA(类型A)协议的凹槽信号恢复电路。
技术介绍
在IS014443 TypeA协议中,凹槽信号和时钟信号为异步关系,且凹槽信号到来时,可能会出现没有时钟信号的情况。在这样的情况下,后续的解码电路使用的是异步解码。由于目前针对IS014443 TypeA协议的解码使用的是异步电路,因此,易受凹槽信号期间时钟信号毛刺、竞争冒险等问题的影响,导致芯片可能会出现隐患。
技术实现思路
本专利技术要解决的技术问题是提供一种用于IS014443 TypeA协议的凹槽信号恢复电路,能减少时钟信号毛刺和竞争冒险对电路的影响。为解决上述技术问题,本专利技术的用于IS014443 TypeA协议的凹槽信号恢复电路,包括一数据锁存器,输入的凹槽信号pause输入到其使能端EN,其数据输入端D输入时钟信号CLK,用于使能锁存输入时钟信号CLK,该数据锁存器输出端Q输出的信号sysclk作为电路的时钟信号;第一 D触发器,其数据输入端D固定接高电平“1”,用于产生第一级凹槽信号的同步号;第二 D触发器,与所述第一 D触发器串联连接,用于产生第二级凹槽信号的同步信号;第三D触发器,与所述第二 D触发器串联连接,用于产生第三级凹槽的同步信号;一数据同或门电路,其输入端分别与所述第二 D触发器和第三D触发器的输出端相连接,用于同或第二D触发器和第三D触发器的输出;第四D触发器,其数据输入端D与所述数据同或门电路的输出端相连接,用于采样得到所需要的凹槽信号;一时钟分频器,其输入端与所述第四D触发器的输出端相连接,用于对电路的时钟信号进行分频;所述第一 D触发器、第二 D触发器、第三D触发器、第四D触发器和时钟分频器的时钟输入端与数据锁存器的输出端相连接;一 TypeA同步解码电路,其输入端分别与所述时钟分频器、第四D触发器、数据锁存器的输出端相连接,使用同步的方式对凹槽信号进行解码。采用本专利技术的用于IS014443 TypeA协议的凹槽信号恢复电路,可以使IS014443TypeA协议的凹槽信号和时钟信号产生同步关系,从而使后续解码电路可以对凹槽信号进行同步处理,即使用同步的方式对IS014443 TypeA协议的凹槽信号进行解码,减少时钟毛刺和竞争冒险等对电路的影响,使芯片稳定工作。附图说明下面结合附图与具体实施方式对本专利技术作进一步详细的说明附图是用于IS014443 TypeA协议的凹槽信号恢复电路一实施例原理图。具体实施例方式参见附图所示,所述用于IS014443 TypeA协议的凹槽信号恢复电路在本实施例中包括数据锁存器100、第一 D触发器110、第二 D触发器120、第三D触发器130、数据同或门电路140、第四D触发器150、时钟分频器160和TypeA同步解码电路170。数据锁存器100,使用输入的凹槽信号pause作为使能信号,输入时钟信号CLK作为其数据输入端D的信号,通过数据锁存器100后,在凹槽信号低电平期间的时钟信号会被屏蔽,这样,可以有效的屏蔽凹槽信号期间的时钟信号毛刺,及在凹槽信号变化期间的竞争·冒险关系。数据锁存器100输出端Q的输出信号sysclk可以作为电路的时钟信号。输入的凹槽信号pause和时钟信号CLK为异步关系,且输入的凹槽信号pause满足IS014443类型A协议的要求。第一 D触发器110,其反相复位端RSTN使用输入的凹槽信号pause作为异步复位信号,使用数据锁存器100的输出作为时钟信号,数据输入端D固定接高电平“1”,用于产生第一级凹槽信号的同步信号。第二 D触发器120,其反相复位端RSTN使用输入的凹槽信号pause作为异步复位信号,使用数据锁存器100的输出作为时钟信号,数据输入端D与第一 D触发器110的输出端Q相连接,用于产生第二级凹槽信号的同步信号。第三D触发器130,其反相复位端RSTN使用输入的凹槽信号pause作为异步复位信号,使用数据锁存器100的输出作为时钟信号,数据输入端D与第二 D触发器120的输出端Q相连接,用于产生第三级凹槽信号的同步信号。数据同或门电路140,使用第二 D触发器120的输出信号和第三D触发器130的输出信号作为输入信号,对两个输入信号进行同或,得到的输出信号作为第四D触发器150的输入信号。第四D触发器150,其反相复位端RSTN使用上电复位信号POR作为异步复位信号,使用数据锁存器100的输出作为时钟信号,数据输入端D与数据同或门电路140的输出端相连接;用于采样得到所需要的凹槽信号;第四D触发器150的输出信号Inter_pauSe作为经过恢复的凹槽信号,给TypeA同步解码电路170进行解码使用。所述第四D触发器输出的凹槽信号Inter_pause和电路的时钟信号sysclk之间为同步关系,且凹槽信号Inter_pause满足IS014443类型A协议的要求。时钟分频器160,其时钟输入端使用数据锁存器100的输出作为时钟信号进行同步分频,其输入端与所述第四D触发器的输出端相连接,该时钟分频器160使用第四D触发器150的输出信号Inter_pause作为标志信号进行同步复位,对时钟信号sysclk进行分频。TypeA同步解码电路170,使用数据锁存器100的输出和时钟分频器160的分频时钟作为时钟信号,对第四D触发器150的输出信号Inter_pauSe进行同步解码,完成IS014443 TypeA的数据解码。本专利技术通过对IS014443 TypeA协议的凹槽信号进行同步恢复,使后续的解码电路可以使用同步的方法进行解码,排除时钟毛刺和竞争冒险等问题的干扰,使芯片稳定工作。以上通过具体实施例对本专利技术进行了详细的说明,但这些并非构成对本专利技术的限 制。在不脱离本专利技术原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本专利技术的保护范围。权利要求1.一种用于IS014443类型A协议的凹槽信号恢复电路,其特征在于,包括 一数据锁存器,输入的凹槽信号pause输入到其使能端EN,其数据输入端D输入时钟信号CLK,用于使能锁存输入时钟信号CLK,该数据锁存器输出端Q输出的信号sysclk作为电路的时钟信号; 第一 D触发器,其数据输入端D固定接高电平“ I ”,用于产生第一级凹槽信号的同步信号; 第二 D触发器,与所述第一 D触发器串联连接,用于产生第二级凹槽信号的同步信号; 第三D触发器,与所述第二 D触发器串联连接,用于产生第三级凹槽信号的同步信号; 一数据同或门电路,其输入端分别与所述第二 D触发器和第三D触发器的输出端相连接,用于同或第二D触发器和第三D触发器的输出; 第四D触发器,其数据输入端D与所述数据同或门电路的输出端相连接,用于采样得到所需要的凹槽信号Ihter_pause ; 一时钟分频器,其输入端与所述第四D触发器的输出端相连接,用于对电路的时钟信号进行分频; 所述第一 D触发器、第二 D触发器、第三D触发器、第四D触发器和时钟分频器的时钟输入端与数据锁存器的输出端相连接; 一类型A同步解码电路,其输入端分别与所述时钟分频器、第四D触发器、数据锁存器的输出端相连接,使用同步的方式对所述凹槽信号进行解码。2.如权利本文档来自技高网...

【技术保护点】
一种用于ISO14443类型A协议的凹槽信号恢复电路,其特征在于,包括:一数据锁存器,输入的凹槽信号pause输入到其使能端EN,其数据输入端D输入时钟信号CLK,用于使能锁存输入时钟信号CLK,该数据锁存器输出端Q输出的信号sysclk作为电路的时钟信号;第一D触发器,其数据输入端D固定接高电平“1”,用于产生第一级凹槽信号的同步信号;第二D触发器,与所述第一D触发器串联连接,用于产生第二级凹槽信号的同步信号;第三D触发器,与所述第二D触发器串联连接,用于产生第三级凹槽信号的同步信号;一数据同或门电路,其输入端分别与所述第二D触发器和第三D触发器的输出端相连接,用于同或第二D触发器和第三D触发器的输出;第四D触发器,其数据输入端D与所述数据同或门电路的输出端相连接,用于采样得到所需要的凹槽信号Ihter_pause;一时钟分频器,其输入端与所述第四D触发器的输出端相连接,用于对电路的时钟信号进行分频;所述第一D触发器、第二D触发器、第三D触发器、第四D触发器和时钟分频器的时钟输入端与数据锁存器的输出端相连接;一类型A同步解码电路,其输入端分别与所述时钟分频器、第四D触发器、数据锁存器的输出端相连接,使用同步的方式对所述凹槽信号进行 解码。...

【技术特征摘要】

【专利技术属性】
技术研发人员:覃钧彦
申请(专利权)人:上海华虹集成电路有限责任公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利