本实用新型专利技术公开一种用于变电站综合自动化系统的开入量采集装置,包括CPU、若干个三态总线收发器、若干个光耦和采集信号输入端,其中,每个光耦的输入端与对应的采集信号输入端连接,每个光耦的输出端分别与对应三态总线收发器不同的输入端连接,每个三态总线收发器对应的输出端并联在一起,再与CPU的I/O端口相连,且每个三态总线收发器的使能端与不同的CPUI/O端口相连。本实用新型专利技术用于变电站综合自动化系统的开入量采集装置,能有效的增加开入量采集数量的同时减少对CPU的I/O端口的占用。(*该技术在2022年保护过期,可自由使用*)
【技术实现步骤摘要】
本技术涉及变电站综合自动化系统领域,具体来说是涉及一种用于变电站综合自动化系统的开入量采集装置。
技术介绍
开入量采集是变电站综合自动化系统测控装置中的组成部分,是指根据触点的状 态来决定输入测控装置的输入电位,当触点闭合则输入低电位,当触点打开则输入高电位。比如闸刀或者开关位置都是通过开入量进行显示的。参见图1,现有的开入量采集装置,将输入信号INl通过电阻R3与光耦Ul输入端连接,输入信号经过光耦Ul隔离后直接传输给CPU I/O端口,促使每一路输入信号都对应一个CPU I/O端口,所以每增加一路采入就会多占用一个CPU端口。随着变电站规模的扩大和各种智能设备的增加,对开入量的需求越来越多,现有的开入量采集装置已经不能满足设备增加的要求,于是需要重新找到一种能够满足设备增加需求的开入量采集装置。
技术实现思路
针对上述技术问题,本技术的目的在于提供一种用于变电站综合自动化系统的开入量采集装置,能有效的增加开入量采集数量的同时减少对CPU的I/O端口的占用。为解决以上技术问题,本技术提供的技术方案是一种用于变电站综合自动化系统的开入量采集装置,包括CPU、若干个三态总线收发器、若干个光耦和采集信号输入端,其中,每个光耦的输入端与对应的采集信号输入端连接,每个光耦的输出端分别与对应三态总线收发器不同的输入端连接,每个三态总线收发器对应的输出端并联在一起,再与CPU的I/O端口相连,且每个三态总线收发器的使能端与不同的CPU I/O端口相连。所述三态总线收发器的输出端能够设置成高阻,以便三态总线上的收发器不会互相干扰。所述三态总线收发器为4位三态总线收发器、8位三态总线收发器和16位三态总线收发器中任一种或几种。所述每个三态总线收发器的输入端与一低压电源连接,以便为三态总线收发器提供信号输入。所述低压电源通过导线与电阻的一端,电阻的另一端连接到所存器的输入端。所述光耦的输入端与输出端分别连接不同的电源地,以便通过光耦对电气回路进行完全隔离。与现有技术相比,本技术用于变电站综合自动化系统的开入量采集装置,将输入信号经光耦隔离后与三态总线收发器输入端连接,每个三态总线收发器的输出端口并联后再连接到CPU的I/O接口,且使用不同的CPU I/O端口与三态总线收发器的使能端相连,不仅节约了 CPU的I/O接口,还增加了开入量采集的数量。附图说明图I为现有变电站综合自动化系统的开入量采集装置的结构图。CPU :控制器U1、U16 :光耦 TLP521-4VCC: 5V电源正端Rl、R2 为 10K/0. 25w 电阻,R3、R4 为 8. 2k/lw 电阻INl :第一路被米集信号输入端IN16 :第十六路被采集信号输入端图2为本技术于变电站综合自动化系统的开入量采集装置的结构图。CPU :控制器IC1、IC2 :三态总线收发器 74HCT245U1、U8、U9、U16 :光耦 TLP521-4VCC: 5V电源正端R1、R8、R9、R16:为 10K/0. 25w 电阻R201、R208、R209、R216 :为 8. 2k/lw 电阻INI IN1 :第一路被米集信号输入端IN8 =INl :第八路被采集信号输入端IN9 =INl :第九路被采集信号输入端IN16 IN1 :第十六路被采集信号输入端OEl =ICl三态总线收发器使能控制端0E2 IC2三态总线收发器使能控制端A点IC1三态总线收发器BO 口B点IC2三态总线收发器BO 口。具体实施方式为了使本领域的技术人员更好地理解本技术的技术方案,以下结合附图和具体实施例对本技术作进一步的详细说明。参见图2,本技术提供的用于变电站综合自动化系统的开入量采集装置,包括CPU、三态总线收发器ICl、三态总线收发器IC2、光耦U1-U16和采集信号输入端IN1-IN16,其中,信号输入端INl与对应的光耦Ul的接入端相连,光耦Ul的输出端与三态总线收发器ICl的输入端BO连接,而三态总线收发器ICl输出端口 AO与三态总线收发器IC2的输出端口 AO并联,再连接到CPU的I/O端口。同样,光耦U2-U16的输出端分别与三态总线收发器ICl的输入端B1-B7和三态总线收发器IC2的输入端B0-B7连接,用于将输入信号传输到三态总线收发器ICl和三态总线收发器IC2。此外,三态总线收发器ICl的输出端口 A1-A7与三态总线收发器IC2的输出端口 A1-A7分别并联,再连接到CPU的101-107的I/O端口。而且CPU的I/O端口中1014与三态总线收发器ICl的使能端OEl相连,CPU的I/O端口中1015与三态总线收发器IC2的使能端0E2相连,以便CPU控制三态总线收发器。此外,本技术提供的用于变电站综合自动化系统的开入量采集装置还设置有一个低压电源VCC,所述低压电源为+5V,通过导线连接电阻R1,然后再将电阻Rl的另一端接出一个导线连接在三态总线收发器ICl的输入端BO上。与电阻Rl相同的电阻R2-R16分别通过导线与三态总线收发器ICl的输入端B1-B7和三态总线收发器IC2的输入端B0-B7相连,用于为三态总线收发器IC1、IC2提供信号输入。所述每个米集信号输入端IN1-IN16分别通过电阻R201-R216与光稱的输入端相连,以便促使输入的电压与光稱的设定相吻合。第一路米集信号输入端INl将输入信号传输给Ul,如果输入200V直流信号,光率禹输入端发光二极管点亮,照射到光敏三极管后,三极管导通。光耦输出端采用上拉方式,当光耦三极管端导通时,光耦输出端C点出现低电平;如果输入0V,光耦输入端发光二极管不发射光源,光敏三极管不导通,则在光耦输出端A点出现高电平。每一路输入信号的高低电平都进入自己对应的三态总线收发器IC1、IC2,但是在三态总线收发器的输出端A 口保持为高阻,促使光耦传输的数据只能存储在三态总线收发器中,只有在CPU需要采集的时候的才会将数据传输给CPU。当CPU需要从第一路采集信号输入端INl采集数据时,CPU给三态总线收发器ICl的使能端OEl —个低电平信号,被选中的三态总线收发器ICl输入端B 口的数据被送到输出端A 口并保持状态,CPU再读取三态总线收发器ICl的输出信号,从而采集到第一路采集信号输入端INl的输入状态;而且CPU给三态总线收发器ICl的使能端OEl —个低电平信号的同时CPU也会确保三态总线收发器IC2的使能端0E2保持高电平,防止三态总线收发器IC1、IC2同时将数据传输给CPU,导致数据传输混乱,CPU接受的数据不准确。当CPU需要从第九路采集信号输入端IN9采集数据时,CPU给三态总线收发器IC2的使能端0E2 —个低电平信号,被选中的三态总线收发器IC2输入端B 口的数据被送到输出端A 口并保持状态,CPU再读取三态总线收发器IC2的输出信号,从而采集到第九路采集 信号输入端IN9的输入状态;而且CPU给三态总线收发器IC2的使能端0E2 —个低电平信号的同时CPU也会确保三态总线收发器ICl的使能端OEl保持高电平,防止三态总线收发器IC1、IC2同时将数据传输给CPU,导致数据传输混乱,CPU接受的数据不准确。从附图2中可以直观地看到三态总线收本文档来自技高网...
【技术保护点】
一种用于变电站综合自动化系统的开入量采集装置,其特征在于,包括CPU、若干个三态总线收发器、若干个光耦和采集信号输入端,其中,每个光耦的输入端与对应的采集信号输入端连接,每个光耦的输出端分别与对应三态总线收发器不同的输入端连接,每个三态总线收发器对应的输出端并联在一起,再与CPU的I/O端口相连,且每个三态总线收发器的使能端与不同的CPU?I/O端口相连。
【技术特征摘要】
1.一种用于变电站综合自动化系统的开入量采集装置,其特征在于,包括CPU、若干个三态总线收发器、若干个光耦和采集信号输入端,其中,每个光耦的输入端与对应的采集信号输入端连接,每个光耦的输出端分别与对应三态总线收发器不同的输入端连接,每个三态总线收发器对应的输出端并联在一起,再与CPU的I/O端口相连,且每个三态总线收发器的使能端与不同的CPU I/O端口相连。2.如权利要求I所述的用于变电站综合自动化系统的开入量采集装置,其特征在于,所述三态总线收发器的输出端设置成高阻,以便三态总线上的...
【专利技术属性】
技术研发人员:尹力光,王恕恒,朱志鹏,李孜,
申请(专利权)人:成都智达电力自动控制有限公司,
类型:实用新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。