一种用于星载DSP与FPGA通讯接口的地址线及其优化方法技术

技术编号:8105681 阅读:181 留言:0更新日期:2012-12-21 04:22
本发明专利技术提供了一种用于星载DSP和FPGA之间通讯的地址线及其设计方法,该方法能够用于星载的Ti公司的C6000系列的数字信号处理器C6x01和SRAM型可编程逻辑器件之间通讯的地址优化设计方法及基于该方法的地址线设计,所述方法包含:DSP向FPGA实时写单个控制指令,或者从FPGA实时读单个状态字,采用单次CPU访问方式,且每种控制指令的写或单个状态字读取均需某一个目标地址;步骤103)DSP与FPGA进行某一种大块数据的连续读或写,DSP采用直接存储器访问方式访问FPGA,DSP从FPGA内部的存储单元搬移大块数据到其片内的数据存储器,DSP搬移的源地址为某一固定地址;该DSP将片内大块数据搬移到FPGA内部的存储单元,搬移的目标地址为某一个固定地址,且所述读或写可以是同一个地址。

【技术实现步骤摘要】

本专利技术涉及星载雷达的数字信号处理与控制子系统的Ti公司的C6000系列的数字信号处理器C6x01和SRAM型可编程逻辑器件之间的通讯接ロ设计,具体涉及二者通讯接ロ的地址优化设计,即本专利技术涉及ー种用于星载DSP与FPGA通讯接ロ的地址线及其优化方法。
技术介绍
HY-2卫星雷达高度计分系统是双频雷达,有Ku和C两个波段,数控子系统的核心由“高速AD采集+SRAM型FPGA+数字信号处理器(DSP) ”构成的。高速ADC用于采集来自接收机的正交I/Q信号;FPGA用于产生分系统控制信号、AD采集控制、缓存来自DSP的科学数据包,井串行输出给卫星的数传分系统等;DSP用于对采集的回波信号进行FFT等实时运算和处理,并将处理结果作为控制字返回给FPGA、科学数据组包等。HY-2卫星运行的轨道为太阳同步轨道,轨道高度965km,雷达高度计在轨期间属于连续运行方式,在轨工作期间会遭遇单粒子效应的影响。三模冗余设计是星载SRAM型FPGA抗单粒子加固设计有效的方法,具体到硬件设计上就是FPGA的每个输入或输出信号,用3个FPGA的输入输出引脚,在PCB板上硬连线在一起。DSP与FPGA之本文档来自技高网...

【技术保护点】
一种用于星载DSP和FPGA之间通讯的地址优化设计方法,该方法能够用于星载的Ti公司的C6000系列的数字信号处理器C6x01和SRAM型可编程逻辑器件之间通讯的地址进行优化设计,采用这种通讯设计方法能减少DSP与FPGA之间的接口信号线的数量,进而节省FPGA的IO资源,所述方法包含如下步骤:步骤101)DSP与FPGA通讯的外部存储器接口设置成32位异步方式;步骤102)DSP向FPGA写单个控制指令,或者从FPGA读单个状态字,采用单次CPU访问方式,且每种控制指令的写或单个状态字的读取均需要占用一个目标地址;步骤103)DSP与FPGA进行某一种大块数据的连续读或写,DSP采用直接存储...

【技术特征摘要】
...

【专利技术属性】
技术研发人员:唐月英许可于秀芬刘鹏
申请(专利权)人:中国科学院空间科学与应用研究中心
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1