一种双桥片主板冗余的设计方法技术

技术编号:7953546 阅读:150 留言:0更新日期:2012-11-08 23:01
本发明专利技术涉及一种双桥片主板冗余的设计方法。该方法用的双桥片主板包括CPU-南北桥系统1、CPU-南北桥系统2和监控电路;CPU-南北桥系统1和CPU-南北桥系统2对称设置在监控电路的两侧;该方法包括下述步骤:确定初始状态;CPU-南北桥系统1通电并发脉冲信号和信号代码给监控电路;判断CPU-南北桥系统1的引线和串口的信号是否正常;发送信号代码给所述监控电路;判断引线接口、串口和网口的信号是否正常;将CPU-南北桥系统1和CPU-南北桥系统2的状态传递给远程控制终端设备。本发明专利技术提供的双桥片主板冗余的设计方法,从冗余设计方面来保证龙芯CPU的可靠稳定运行,保证可靠数据和业务在遭受意外情况下仍能正常运行。

【技术实现步骤摘要】

本专利技术涉及一种设计方法,具体讲涉及。
技术介绍
龙芯3号系列CPU包括4核心3A,8核心3B,8核心或者16核心3C的CPU,以及后续开发的其他系列的CPU。龙芯3A CPU已经量产,其他两种CPU还处于研发阶段。龙芯3号CPU是一款通用的多核的CPU,采用MIPS架构,完全可以实现Intel和AMD X86架构CPU的功能,尽管在性能方面比X86CPU还稍微落后一些,但在绝大部分领域可以完全代替X86CPU。 尽管龙芯3A和3B CPU已经面世,但一直没有解决“用”的关键问题,即一直没有找到与龙芯CPU配套且能正常工作的南北桥chipsets和外围设备。为解决龙芯CPU的实用问题,曾经探讨了“龙芯3CPU+SIS公司chipsets”,“龙芯3CPU+NVIDIA公司chipsets”的可能性,并研发了主板样品,但最终没有成功。龙芯3系列CPU限于技术保护,无法分享X86CPU成功的经验,因此存在bug在所难免。龙芯3号系列CPU的出现打破了中国高性能服务器领域无芯的尴尬局面,把中国的IT行业带上了一个新的高度。但接下来面临一个严峻的问题就是CPU的产业化问题,如果解决不好产业化的问题,那龙芯CPU仍是一个不能实用只是概念意义的CPU,只能停留在实验室里。由于龙芯3号系列CPU面世的时间短,各种配套的应用方案有待设计和创造。怎样保证龙芯CPU平台可靠稳定的运行是摆在龙芯CPU发展道路上的一个课题。X86平台有各种各样成熟的机制来保证X86平台稳定运行,而龙芯CPU平台目前可以说是刚刚起步阶段。
技术实现思路
针对现有技术的不足,本专利技术提供,本专利技术提供的双桥片主板冗余的设计方法,从冗余设计方面来保证龙芯CPU的可靠稳定运行,保证可靠数据和业务在遭受意外情况下仍能正常运行。本专利技术同样也适用于X86CPU平台。本专利技术的目的是采用下述技术方案实现的,其改进之处在于,所述方法用的双桥片主板包括CPU-南北桥系统I、CPU-南北桥系统2和监控电路;所述CPU-南北桥系统I和CPU-南北桥系统2对称设置在所述监控电路的两侧; 所述方法包括下述步骤A、确定初始状态;B、所述CPU-南北桥系统I通电并发脉冲信号和信号代码给所述监控电路;C、判断所述CPU-南北桥系统I的引线和串口的信号是否正常;D、发送信号代码给所述监控电路;E、判断引线接口、串口和网口的信号是否正常;F、将所述CPU-南北桥系统I和CPU-南北桥系统2的状态传递给远程控制终端设备。本专利技术提供的一种优选的技术方案是所述步骤A中的初始状态为所述CPU-南北桥系统I和CPU-南北桥系统2处于不工作状态,准备给所述CPU-南北桥系统I通电。本专利技术提供的第二优选的技术方案是所述步骤B中,所述监控电路控制所述CPU-南北桥系统I中的上下电控制、复位电路I,给所述CPU-南北桥系统I通电;所述CPU-南北桥系统I的CPUl开始BIOS运行阶段,在所述BIOS运行阶段控制CPUl的引线GPIOl发脉冲信号给所述监控电路;同时控制CPU-南北桥系统I中的串口 I给所述监控电路发送信号代码。 本专利技术提供的第三优选的技术方案是所述步骤C中,所述监控电路检测所述引线GPIOl和串口 I的信号是否正常;若检测引线GPIOl和串口 I任一路信号异常,则由所述监控电路控制所述上下电控制、复位电路I进行关机下电,并控制CPU-南北桥系统2中的上下电控制、复位电路2给CPU-南北桥系统2通电,使所述CPU-南北桥系统2进行工作。本专利技术提供的一种较优选的技术方案是所述CPU-南北桥系统2进行工作时,所述监控电路监控所述CPU-南北桥系统2中的引线GPI04和串口 3 ;若引线GPI04和串口 3任一路信号出现异常,进行步骤F,将所述CPU-南北桥系统I和CPU-南北桥系统2的工作异常的状态传递给双桥片主板中远程控制终端设备,所述BIOS运行阶段启动完成。本专利技术提供的第四优选的技术方案是所述步骤D中,当BIOS运行阶段启动完成后,所述CPU-南北桥系统I进入操作系统OS运行阶段;所述CPUl使能弓I线GPI02和GPI03、网口 I以及串口 2给所述监控电路发送信号代码。本专利技术提供的第五优选的技术方案是所述步骤E中,判断引线GPI01、GPI02和GPI03、网口 I、串口 I以及串口 2的信号是否正常;若检测引线GPI01、GPI02和GPI03、网口 I、串口 I以及串口 2任一路信号异常,则由所述监控电路控制所述上下电控制、复位电路I进行关机下电,并控制CPU-南北桥系统2中的上下电控制、复位电路2给CPU-南北桥系统2通电,使所述CPU-南北桥系统2进行工作。本专利技术提供的另一较优选的技术方案是所述CPU-南北桥系统2进行工作时,所述监控电路监控所述CPU-南北桥系统2中的引线GPI04和串口 3 ;若引线GPI04和串口 3任一路信号出现异常,进行步骤F,将所述CPU-南北桥系统I和CPU-南北桥系统2的工作异常的状态传递给双桥片主板中远程控制终端设备,所述操作系统OS运彳丁阶段启动完成。本专利技术提供的第六优选的技术方案是所述CPU-南北桥系统I包括依次连接龙芯CPU1、北桥I和南桥I ;所述北桥I通过A-Link bus与南桥I连接;所述CPU-南北桥系统2包括依次连接龙芯CPU2、北桥2和南桥2 ;所述北桥2通过A-Link bus与南桥2连接;所述龙芯CPUl和龙芯CPU2均包括数据采集卡和内存插槽。本专利技术提供的第七优选的技术方案是所述双桥主板包括非易失存储介质和远程控制终端设备;所述非易失存储介质分别与南桥I和南桥2连接;所述远程控制终端设备与所述监控电路连接。本专利技术提供的一种较优选的技术方案是所述远程控制终端设备通过百兆或千兆以太网与监控电路连接。本专利技术提供的另一较优选的技术方案是所述CPU-南北桥系统I包括串口 I、串口 2和网口 I ;所述串口 I与所述CPUl连接;所述网口 I通过PCIE总线与所述北桥I连接;所述串口 2与所述南桥I连接;所述CPU-南北桥系统2包括串口 3、串口 4和网口 2 ;所述串口 3与所述CPU2连 接;所述网口 2与通过PCIE总线所述北桥2连接;所述串口 4与所述南桥2连接。本专利技术提供的还一较优选的技术方案是所述北桥I和北桥2均包括AMD chipsetSR5690, SR5670, SR5650 ;与所述北桥I和北桥2对应的南桥I和南桥2包括AMD chipsetSP5100, SP5100R, SP5100RS ;所述北桥I 和北桥 2 还包括 AMD chipset RS780、RS780C、RS780D、RS780E、RS780G、RS780M、RS780MC、RX781、RS785G 和 RD790 ;与其对应的南桥 I 和南桥 2 包括 AMD chipsetSB700、SB710、SB750 和 SB600。本专利技术提供的再一较优选的技术方案是所述串口 I、串口 2、网口 I、串口 3、串口4和网口 2分别与所述监控电路连接。本专利技术提供的还一较优选的技术方案是所述CPU-南北桥系统I包括上下电控制、复位电路I ;所述CPU-南北桥系统2包括上下电控制、复位电路2 ;所述上下电控制、复位电路I和上下电控制、复位本文档来自技高网...

【技术保护点】
一种双桥片主板冗余的设计方法,其特征在于,所述方法用的双桥片主板包括CPU?南北桥系统1、CPU?南北桥系统2和监控电路;所述CPU?南北桥系统1和CPU?南北桥系统2对称设置在所述监控电路的两侧;所述方法包括下述步骤:A、确定初始状态;B、所述CPU?南北桥系统1通电并发脉冲信号和信号代码给所述监控电路;C、判断所述CPU?南北桥系统1的引线和串口的信号是否正常;D、发送信号代码给所述监控电路;E、判断引线接口、串口和网口的信号是否正常;F、将所述CPU?南北桥系统1和CPU?南北桥系统2的状态传递给远程控制终端设备。

【技术特征摘要】

【专利技术属性】
技术研发人员:郑臣明邵宗有沙超群王晖柳胜杰
申请(专利权)人:曙光信息产业股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1