图像形成装置以及图像形成系统制造方法及图纸

技术编号:7046536 阅读:193 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及图像形成装置以及图像形成系统。图像形成装置包括:存储引导代码的代码存储装置;以及基于引导代码来执行引导的代码执行装置。代码执行装置包括第一通信单元、以及通信速度高于第一通信单元的通信速度的第一高速通信单元。代码存储装置包括:第二通信单元;通信速度高于所述第二通信单元的通信速度的第二高速通信单元;代码存储单元,其存储高速通信等待代码和高速经由代码;以及代码发送单元,其在经由第二通信单元向代码执行装置发送高速通信等待代码之后,经由第二高速通信单元向代码执行装置发送高速经由代码。从而根据本发明专利技术,图像形成装置具有高速启动的效果。

【技术实现步骤摘要】

本专利技术涉及基于引导代码来执行引导(boot)的图像形成装置以及图像形成系统
技术介绍
已知典型的图像形成装置包括控制装置,该控制装置具有基于从其它装置获取的引导代码来执行引导的装置,从而基于从网络上的储存装置获取的引导代码来执行引导。在从其它装置获取引导代码的构成的情况下,控制装置从网络上的储存装置经由一种总线获取引导代码,因此控制装置从网络上的储存装置获取引导代码的速度始终恒定。因此,在从其它装置获取引导代码的构成的情况下,如果经由通信速度慢的总线,引导完成本身就会变慢。因此,需求一种通过高速完成引导来高速启动的图像形成装置。
技术实现思路
本专利技术涉及通过高速完成引导来高度启动的图像形成装置以及图像形成系统。本专利技术一个方面涉及的图像形成装置包括存储引导代码的代码存储装置;以及基于从所述代码存储装置获取的所述弓I导代码来执行引导的代码执行装置。所述代码执行装置包括第一通信单元,其与所述代码存储装置连接;以及第一高速通信单元,其与所述代码存储装置连接并且其通信速度高于所述第一通信单元的通信速度。所述代码存储装置包括第二通信单元,其与所述代码执行装置连接;以及第二高速通信单元,其与所述代码执行装置连接并且其通信速度高于所述第二通信单元的通信速度。并且,所述代码存储装置包括代码存储单元,其存储高速通信等待代码和高速经由代码,所述高速通信等待代码是用于使所述代码执行装置能够利用所述第一高速通信单元的所述引导代码,所述高速经由代码是将经由所述第二高速通信单元被发送至所述代码执行装置的所述引导代码;以及代码发送单元,其在经由所述第二通信单元向所述代码执行装置发送所述高速通信等待代码之后,经由所述第二高速通信单元向所述代码执行装置发送所述高速经由代码。本申请公开的其它方面涉及的图像形成系统包括终端装置,其与网络连接,并存储引导代码;以及图像形成装置,其与所述网络连接,并基于从所述终端装置获取的所述引导代码来执行引导。所述图像形成装置包括第一通信单元,其与所述终端装置连接;以及第一高速通信单元,其与所述终端装置连接并且其通信速度高于所述第一通信单元的通信速度。并且,所述终端装置包括第二通信单元,其与所述图像形成装置连接;第二高速通信单元,其与所述图像形成装置连接并且其通信速度高于所述第二通信单元的通信速度;代码存储单元,其存储高速通信等待代码和高速经由代码,所述高速通信等待代码是用于使所述图像形成装置能够利用所述第一高速通信单元的所述引导代码,所述高速经由代码是将经由所述第二高速通信单元被发送至所述图像形成装置所具有的所述第一高速通信单元的所述引导代码;以及代码发送单元,其在经由所述第二通信单元向所述图像形成装置所具有的所述第一通信单元发送所述高速通信等待代码之后,经由所述第二高速通信单元向所述图像形成装置所具有的所述第一高速通信单元发送所述高速经由代码。附图说明图1是实施方式1涉及的图像形成装置的框图;图2是示出存储在ROM (Read Only Memory 只读存储器)中的引导代码的图;图 3 是示出副 ASIC (Sub Application Specific Integrated Circuit :副专用集成电路)的引导处理顺序的顺序图;图4是实施方式2涉及的图像形成系统的框图;图5是示出存储在代码存储单元中的引导代码的图;图6是示出图像形成装置的引导处理顺序的顺序图。具体实施例方式实施方式1.图1是实施方式1涉及的MFP (Multi function Peripheral 多功能一体机)10的框图。如图1所示,MFP 10包括主控制器20,其控制MFP 10全体;作为印刷单元的打印引擎30,其在纸张等记录介质上执行印刷;引擎控制器40,其控制打印引擎30;显示单元50,其显示各种信息;操作单元60,由用户在该操作单元60上输入各种操作;扫描器70,其是读入原稿并生成图像数据的读入设备;网络通信单元80,用于与PC (Personal Computer 个人计算机)等没有图示的外部装置经由LAN (Local Area Network :局域网) 等网络进行通信;以及传真通信单元90,用于与没有图示的外部的传真装置经由公共电话线路等通信线路进行传真通信。主控制器20包括作为存储引导代码的代码存储装置的主ASIC(Main Application Specific Integrated Circuit :主专用集成电路)21 ;以及作为基于从主ASIC 21获取的引导代码来执行引导的代码执行装置的副ASIC(Sub Application Specific Integrated Circuit :副专用集成电路)22。主ASIC 21 包括CPU (Central Process Unit :中央处理器)21a ;作为用作 CPU 21a的工作区的存储器的RAM (Random Access Memory 随机存取存储器)21b ;预先存储有程序和各种数据的ROM (Read Only Memory 只读存储器)21c ;与副ASIC 22连接的通信单元23a ;与副ASIC 22连接并且其通信速度高于通信单元的通信速度的高速通信单元Ma。 CPU 21a是通过执行存储在ROM 21c中的程序来使主ASIC 21动作的运算处理装置。RAM 21b在CPU 21a执行程序时临时存储程序和各种数据。主ASIC 21用于实现主控制器20的功能中除副ASIC 22的功能以外的功能。例如,主ASIC 21的CPU 21a经由引擎控制器40控制打印引擎30,构成了印刷控制单元。副ASIC 22包括CPU 22a ;作为用作CPU 2 的工作区的存储器的RAM 22b ;与主 ASIC 21连接的通信单元23b;与主ASIC 21连接并且其通信速度高于通信单元23b的通信速度的高速通信单元Mb。CPU 2 是通过执行存储在主ASIC 21的ROM 21c中的程序来使副ASIC 22动作的运算处理装置。RAM 22b在CPU 2 执行程序时临时存储程序和各种数据。副ASIC 22用于实现主控制器20的功能中经由网络通信单元80的通信功能。如此,副ASIC 22的CPU 2 控制网络通信单元80,构成了网络通信控制单元。通信单元23a与通信单元23b的传输通路是SPI Gerial Peripheral Interface 串行外围接口)23c,高速通信单元Ma与高速通信单元24b的传输通路是PCIe (Peripheral Component Interconnect Express 外围组件互连快递)24c。SPI 23c 是与 PCIe 24c 相比低速的总线,PCIe 2 是与SPI 23c相比高速的总线。另外,副ASIC 22可在由CPU 21a完成RAM 22b的准备处理之后利用PCIe 24c 打印引擎30是印刷例如由扫描器70生成的图像数据、从外部装置经由网络通信单元80接收的印刷数据、从外部的传真装置经由传真通信单元90接收的传真数据等各种数据的印刷设备。引擎控制器40包括没有图示的CPU ;用作CPU的工作区的没有图示的RAM ;以及预先存储有程序和各种数据的没有图示的ROM。CPU是本文档来自技高网...

【技术保护点】
1.一种图像形成装置,包括存储引导代码的代码存储装置,所述图像形成装置的特征在于,所述图像形成装置包括代码执行装置,所述代码执行装置基于从所述代码存储装置获取的所述引导代码来执行引导,所述代码执行装置包括:第一通信单元,其与所述代码存储装置连接;以及第一高速通信单元,其与所述代码存储装置连接并且其通信速度高于所述第一通信单元的通信速度;所述代码存储装置包括:第二通信单元,其与所述代码执行装置连接;第二高速通信单元,其与所述代码执行装置连接并且其通信速度高于所述第二通信单元的通信速度;代码存储单元,其存储高速通信等待代码和高速经由代码,所述高速通信等待代码是用于使所述代码执行装置能够利用所述第一高速通信单元的所述引导代码,所述高速经由代码是将经由所述第二高速通信单元被发送至所述代码执行装置的所述引导代码;以及代码发送单元,其在经由所述第二通信单元向所述代码执行装置发送所述高速通信等待代码之后,经由所述第二高速通信单元向所述代码执行装置发送所述高速经由代码。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:亲里知树
申请(专利权)人:京瓷美达株式会社
类型:发明
国别省市:JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1