一种用于直流牵引的馈线电流信号滤波方法技术

技术编号:7020869 阅读:351 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及一种用于直流牵引的馈线电流信号滤波方法,包括以下步骤:1,由FPGA芯片控制AD转换芯片的转换时序进行AD转换;2,由FPGA芯片将完成步骤1后的AD转换结果存入内部的FIFORAM中,并定时取出;3,由FPGA芯片将取出的数据进行滤波处理。本发明专利技术优点是:1.运算能力强、结构简单;2.可以对直流牵引中馈线电流信号进行快速和有效的滤波,提高直流牵引馈线的电流变化率保护可靠性。

【技术实现步骤摘要】

本专利技术涉及一种滤波方法,尤其是涉及。
技术介绍
轨道交通中直流馈线保护中电流变化率保护是很重要的远端短路主保护,保护依据主要来自于馈线电流信号。但馈线电流信号一般含有系统谐波和干扰信号,在进行电流变化率保护时,特别容易误动。轨道交通涉及人身安全,需要特别加强可靠性。
技术实现思路
本专利技术主要是解决现有技术所存在的馈线电流信号一般含有系统谐波和干扰信号,在进行电流变化率保护时,特别容易误动等的技术问题;提供了一种运算能力强、结构简单,可以对直流牵引中馈线电流信号进行快速和有效的滤波,提高直流牵引馈线的电流变化率保护可靠性的。本专利技术的上述技术问题主要是通过下述技术方案得以解决的 ,包括以下步骤 步骤1,由FPGA芯片控制AD转换芯片的转换时序进行AD转换;步骤2,由FPGA芯片将完成步骤1后的的AD转换结果存入内部的FIF0RAM中,并定时取出;步骤3,由FPGA芯片将取出的的数据进行滤波处理。在上述的,所述的步骤1,具体的操作步骤是以IOOk的频率对电流信号进行AD转换,AD转换芯片的转换结果用16位有符号数并行输出。在上述的,所述的步骤2中,具体的操作步骤是将AD转换的结果存入FPGA芯片内部的M4K单元,并由M4K单元将AD转换的结果配置成FIFO方式。在上述的,所述的步骤3中,具体的操作步骤是FPGA芯片以IOOk的频率取出FIFO中的AD转换结果,一次性取出10个数据, 采用HR算法,进行滤波处理,滤波运算结果作为IOOus间隔的电流数据。在上述的,所述的FPGA芯片采用外部晶振,频率为20M,内部锁相环输出200M内部时钟信号,作为FPGA芯片内部程序的主时钟。因此,本专利技术具有如下优点1.运算能力强、结构简单;2.可以对直流牵引中馈线电流信号进行快速和有效的滤波,提高直流牵引馈线的电流变化率保护可靠性。附图说明图1为FPGA对馈线电流信号滤波处理框图。 具体实施例方式下面通过实施例,并结合附图,对本专利技术的技术方案作进一步具体的说明。实施例,包括以下步骤 步骤1,由FPGA芯片控制AD转换芯片的转换时序进行AD转换;具体的操作步骤是以 IOOk的频率对电流信号进行AD转换,AD转换芯片的转换结果用16位有符号数并行输出。步骤2,由FPGA芯片将完成步骤1后的的AD转换结果存入内部的FIF0RAM中,并定时取出;具体的操作步骤是将AD转换的结果存入FPGA芯片内部的M4K单元,并由M4K 单元将AD转换的结果配置成FIFO方式。步骤3,由FPGA芯片将取出的的数据进行滤波处理;具体的操作步骤是FPGA芯片以IOOk的频率取出FIFO中的AD转换结果,一次性取出10个数据,采用HR算法,进行滤波处理,滤波运算结果作为IOOus间隔的电流数据。在本实施例中,FPGA芯片采用外部晶振,频率为20M,内部锁相环输出200M内部时钟信号,作为FPGA芯片内部程序的主时钟,并且,采用ALTERA公司的FPGA芯片EP2C8。本文中所描述的具体实施例仅仅是对本专利技术精神作举例说明。本专利技术所属
的技术人员可以对所描述的具体实施例做各种各样的修改或补充或采用类似的方式替代,但并不会偏离本专利技术的精神或者超越所附权利要求书所定义的范围。权利要求1.,其特征在于,包括以下步骤步骤1,由FPGA芯片控制AD转换芯片的转换时序进行AD转换;步骤2,由FPGA芯片将完成步骤1后的的AD转换结果存入内部的FIF0RAM中,并定时取出;步骤3,由FPGA芯片将取出的的数据进行滤波处理。2.根据权利要求1所述的,其特征在于, 所述的步骤1,具体的操作步骤是以IOOk的频率对电流信号进行AD转换,AD转换芯片的转换结果用16位有符号数并行输出。3.根据权利要求1所述的,其特征在于, 所述的步骤2中,具体的操作步骤是将AD转换的结果存入FPGA芯片内部的M4K单元,并由M4K单元将AD转换的结果配置成FIFO方式。4.根据权利要求1所述的,其特征在于, 所述的步骤3中,具体的操作步骤是FPGA芯片以IOOk的频率取出FIFO中的AD转换结果, 一次性取出10个数据,采用HR算法,进行滤波处理,滤波运算结果作为IOOus间隔的电流数据。5.根据权利要求1所述的,其特征在于, 所述的FPGA芯片采用外部晶振,频率为20M,内部锁相环输出200M内部时钟信号,作为 FPGA芯片内部程序的主时钟。全文摘要本专利技术涉及,包括以下步骤1,由FPGA芯片控制AD转换芯片的转换时序进行AD转换;2,由FPGA芯片将完成步骤1后的AD转换结果存入内部的FIFORAM中,并定时取出;3,由FPGA芯片将取出的数据进行滤波处理。本专利技术优点是1.运算能力强、结构简单;2.可以对直流牵引中馈线电流信号进行快速和有效的滤波,提高直流牵引馈线的电流变化率保护可靠性。文档编号H03H17/00GK102299700SQ20111014460公开日2011年12月28日 申请日期2011年5月31日 优先权日2011年5月31日专利技术者张涛, 曾晶晶, 王小进 申请人:武汉长海电气科技开发有限公司本文档来自技高网
...

【技术保护点】
1.一种用于直流牵引的馈线电流信号滤波方法,其特征在于,包括以下步骤:步骤1,由FPGA芯片控制AD转换芯片的转换时序进行AD转换;步骤2,由FPGA芯片将完成步骤1后的的AD转换结果存入内部的FIFORAM中,并定时取出;步骤3,由FPGA芯片将取出的的数据进行滤波处理。

【技术特征摘要】

【专利技术属性】
技术研发人员:曾晶晶张涛王小进
申请(专利权)人:武汉长海电气科技开发有限公司
类型:发明
国别省市:83

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1