嵌入式烧录晶片系统技术方案

技术编号:5302649 阅读:212 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术是有关于一种嵌入式烧录晶片系统,适用于将一软件烧录于要被贴设于一目标主机板上的一非及闸快闪存储器,该非及闸快闪存储器具有多个坏区块及多个正常区块,该系统包含:一存储单元,载有该软件;一输入输出介面单元,用以供该非及闸快闪存储器电连接;以及一处理单元,分别电连接该存储单元及该输入输出介面单元,处理单元检查该非及闸快闪存储器的该等坏区块的实体位址,并将该非及闸快闪存储器的该等正常区块分割成多个分割区域,且依该目标主机板的规格需求来规划该等分割区域,再将该软件依该目标主机板的规格需求,载入于该等分割区域中对应的一分割区域中。(*该技术在2019年保护过期,可自由使用*)

【技术实现步骤摘要】

嵌入式烧录晶片系统
本技术涉及一种烧录晶片系统,特别是涉及一种嵌入式烧录晶片系统。
技术介绍
现今的电脑架构中,一般主机板上都是以表面粘着技术(Surface Mount Technology, SMT)布设有多个晶片,这些晶片中是分别载有不同程序或信息的快闪存 储器(Flash Memory),而这些程序与信息皆是可让电脑顺利执行各种工作的重要软件, 例如基本输入输出系统(Basic Input Output System,BIOS)、媒体存取控制地址(Media Access Control address, MACaddress)等等。在主机板制作过程中,通常是先将这些快闪存储器晶片烧录好,然后再布设到 主机板上,但此方式只适用于快闪存储器中的非或闸快闪存储器(以下简称Nor Flash), 用于另一种非及闸快闪存储器(以下简称Nand Flash)时,则因为容易有坏区的问题,导 致如果不先得知坏区的位置,就直接把程序烧录进NandFlash,就可能会烧录成一个有缺 损的程序,中央处理单元(CPU)日后要执行此缺损的程序时,便很有机会发生严重错误 (fatal error)而当机。现今解决这个问题的其中一种方法,是先将执行部分开机动作的程序与烧录动 作的程序烧录进Nor Flash中,然后跟着许多空白的Nand Flash 一起布设于主机板上,主 机板利用这个Nor Flash进行部分的开机初始化作业,接着再执行烧录程序,检查Nand Flash的坏区,并把对应这些Nand Flash的软件都烧录进去。前述方法虽然可以解决烧录进Nand Flash的程序可能会缺损的问题,但如此一 来,载有部分开机动作的程序与烧录动作的程序的Nor Flash,将在Nand Flash都烧录完 成后,就失去了作用,等于是多装了一颗没有功能的晶片,徒增成本。为了避免烧录出有缺损的程序,目前还有另一种方式来烧录NandFlash,就是直 接用一台已接上可供待烧录的Nand Flash插设的插座(socket)的电脑,对Nand Flash进 行烧录动作,然后再把Nand Flash布设于主机板上,但这种方式相对产生另一个问题, 若烧录Nand Flash的电脑与布设的目标主机板,其软件环境或硬件环境不相同或是不相 容,则生产出来的主机板,会因为其所需求的特定格式化的磁区或特定的档案管理系统 (file management system),而无法读取Nand Flash中所存的信息。由此可见,上述现有的烧录晶片系统在结构与使用上,显然仍存在有不便与缺 陷,而亟待加以进一步改进。为了解决上述存在的问题,相关厂商莫不费尽心思来谋求 解决之道,但长久以来一直未见适用的设计被发展完成,而一般产品及方法又没有适切 的结构及方法能够解决上述问题,此显然是相关业者急欲解决的问题。因此如何能创设 一种新的嵌入式烧录晶片系统,实属当前重要研发课题之一,亦成为当前业界极需改进 的目标。
技术实现思路
本技术的目的在于,提供一种嵌入式烧录晶片系统,其可避免烧录出载有 缺损程序的非及闸快闪存储器。本技术的目的及解决其技术问题是采用以下技术方案来实现的。依据本 技术提出的一种一种嵌入式烧录晶片系统,适用于将一软件烧录于要被贴设于一目 标主机板上的一非及间快闪存储器,该非及间快闪存储器具有多个坏区块及多个正常区 块,该系统包含一存储单元,载有该软件;一输入输出介面单元,用以供该非及闸 快闪存储器电连接;以及一处理单元,分别电连接该存储单元及该输入输出介面单元, 处理单元检查该非及间快闪存储器的该等坏区块的实体位址,并将该非及间快闪存储器 的该等正常区块分割成多个分割区域,且依该目标主机板的规格需求来规划该等分割区 域,再将该软件依该目标主机板的规格需求,载入于该等分割区域中对应的一分割区域 中。本技术的目的及解决其技术问题还可采用以下技术措施进一步实现。较佳地,前述的嵌入式烧录晶片系统,其中该嵌入式烧录晶片系统还包含一与 该处理单元电连接的网络通讯单元,而该处理单元还将该纪录档通过该网络通讯单元传输予一远端。较佳地,前述的嵌入式烧录晶片系统,其中该嵌入式烧录晶片系统还包含一与 该处理单元电连接的网络通讯单元,该处理单元可通过该网络通讯单元由一远端接收该 软件,并将该软件储存于该存储单元。较佳地,前述的嵌入式烧录晶片系统,其中该嵌入式烧录晶片系统还包含一与 该处理单元电连接并用以供该处理单元输出表示该非及闸快闪存储器的烧录状态的信息 的使用者介面单元。较佳地,前述的嵌入式烧录晶片系统,其中该使用者介面单元是一指示灯,该 处理单元可通过控制该指示灯的明灭,来表示该非及间快闪存储器的烧录状态。较佳地,前述的嵌入式烧录晶片系统,其中该嵌入式烧录晶片系统还包含一与 该处理单元电连接并用以供输入一指示该处理单元对该非及间快闪存储器进行烧录的指 令的使用者介面单元。本技术与现有技术相比具有明显的优点和有益效果。借由上述技术方案, 本技术嵌入式烧录晶片系统至少具有下列优点及有益效果本技术是将软件烧 录于非及闸快闪存储器前,就已经先做好非及闸快闪存储器的坏区块管理,检查出哪些 是坏区块,哪些是正常区块,在烧录软件时即能避免烧录在坏区块中,造成以后从非及 闸快闪存储器里读出的信息或程序是有缺损的。综上所述,本技术提供一种嵌入式烧录晶片系统,其可避免烧录出载有缺 损程序的非及闸快闪存储器。本技术在技术上有显著的进步,并具有明显的积极效 果,诚为一新颖、进步、实用的新设计。上述说明仅是本技术技术方案的概述,为了能够更清楚了解本技术的 技术手段,而可依照说明书的内容予以实施,并且为了让本技术的上述和其他目 的、特征和优点能够更明显易懂,以下特举较佳实施例,并配合附图,详细说明如 下。附图说明图1为本技术嵌入式烧录晶片系统的较佳实施例的系统方块图;及图2是嵌入式烧录晶片系统烧录一非及闸快闪存储器(Nandl^lash)的步骤流程。具体实施方式为更进一步阐述本技术为达成预定专利技术目的所采取的技术手段及功效,以 下结合附图及较佳实施例,对依据本技术提出的嵌入式烧录晶片系统其具体实施方 式、结构、方法、步骤、特征及其功效,详细说明如后。有关本技术的前述及其他
技术实现思路
、特点及功效,在以下配合参考图式的 较佳实施例的详细说明中将可清楚呈现。通过具体实施方式的说明,当可对本技术 为达成预定目的所采取的技术手段及功效得一更加深入且具体的了解,然而所附图式仅 是提供参考与说明之用,并非用来对本技术加以限制。参阅图1,图1为本技术嵌入式烧录晶片系统10的较佳实施例的系统方块 图。本实施例是一个专用于将电脑运作所须的软件烧录于非及闸快闪存储器(以下简称 Nand Flash)中的嵌入式系统(embedded system),Nand Flash虽然相较于非或闸快闪存储 器(以下简称Nor Flash)有许多优点,如成本低、写入速度快等等,但由于其工艺(即制 程,本文均称为工艺)关系,会约有的坏区块(badblock),所以过去用于烧录不会有 坏区块问题的Nor Flash的烧录装置或烧录方法,都不本文档来自技高网
...

【技术保护点】
一种嵌入式烧录晶片系统,适用于将一软件烧录于要被贴设于一目标主机板上的一非及闸快闪存储器,该非及闸快闪存储器具有多个坏区块及多个正常区块,其特征在于:该系统包含:  一存储单元,载有该软件;  一输入输出介面单元,用以供该非及闸快闪存储器电连接;以及  一处理单元,分别电连接该存储单元及该输入输出介面单元,该处理单元检查该非及闸快闪存储器的该等坏区块的实体位址,并将该非及闸快闪存储器的该等正常区块分割成多个分割区域,且依该目标主机板的规格需求来规划该等分割区域,再将该软件依该目标主机板的规格需求,载入于该等分割区域中对应的一分割区域中。

【技术特征摘要】

【专利技术属性】
技术研发人员:周文坚张胜吉温智贤
申请(专利权)人:原形研发股份有限公司
类型:实用新型
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1