基于串行总线的高速烧录方法、计算机装置及存储介质制造方法及图纸

技术编号:46597550 阅读:0 留言:0更新日期:2025-10-10 21:30
本发明专利技术提供一种基于串行总线的高速烧录方法、计算机装置及存储介质,该方法包括:接收来自上位机的固件数据分块,对固件数据分块进行校验;将所有固件数据分块的校验结果生成原始位图数据,其中,原始位图数据中设置有错误标记变量;根据错误标记变量确认是否存在错块;若存在错块,则跳过对固件进行总校验,以预设压缩方式对原始位图数据进行压缩,将压缩后的位图数据发送至上位机;若不存在错块,则对固件进行总校验获得总校验值,将总校验值发送至上位机。应用本发明专利技术的基于串行总线的高速烧录方法可提高固件烧录效率。

【技术实现步骤摘要】

本专利技术涉及固件烧录,具体的,涉及一种基于串行总线的高速烧录方法,还涉及应用该基于串行总线的高速烧录方法的计算机装置,还涉及应用该基于串行总线的高速烧录方法的计算机可读存储介质。


技术介绍

1、串行总线烧录技术(如spi、i2c、uart)是嵌入式系统固件更新的主流方案,尤其适用于nor flash、eeprom等存储介质。随着物联网设备对烧录效率要求的提升,传统同步校验机制逐渐暴露效率瓶颈。行业普遍采用分块传输+即时校验+按需重传的三段式流程,但交互延迟成为制约烧录速度的关键因素。

2、例如,现有一种同步块校验烧录方案中:主机将固件分割为固定大小数据块(例如512b/块),每块附加crc(循环冗余校验)校验值后顺序发送;从机接收每一个数据块后实时计算crc,通过中断反馈结果(正确/错误)至主机;主机需等待反馈后才发送下一块;若错误则重传当前块;全部发送完成后,主机请求从机验证整体固件crc。该方案存在以下缺点:串行化延迟高:主机需等待每块反馈,导致烧录时间随固件大小线性增长;频繁交互开销大:每块数据的反馈信号占用总线带宽,在低速接口(如i2本文档来自技高网...

【技术保护点】

1.一种基于串行总线的高速烧录方法,其特征在于:包括:

2.根据权利要求1所述的基于串行总线的高速烧录方法,其特征在于:

3.根据权利要求1所述的基于串行总线的高速烧录方法,其特征在于:

4.根据权利要求3所述的基于串行总线的高速烧录方法,其特征在于:

5.根据权利要求1至4任一项所述的基于串行总线的高速烧录方法,其特征在于:

6.根据权利要求1至4任一项所述的基于串行总线的高速烧录方法,其特征在于:

7.根据权利要求1至4任一项所述的基于串行总线的高速烧录方法,其特征在于:

8.根据权利要求1至4任一项...

【技术特征摘要】

1.一种基于串行总线的高速烧录方法,其特征在于:包括:

2.根据权利要求1所述的基于串行总线的高速烧录方法,其特征在于:

3.根据权利要求1所述的基于串行总线的高速烧录方法,其特征在于:

4.根据权利要求3所述的基于串行总线的高速烧录方法,其特征在于:

5.根据权利要求1至4任一项所述的基于串行总线的高速烧录方法,其特征在于:

6.根据权利要求1至4任一项所述的基于串行总线的高速烧录方法,其特征在于:

7.根据权利要求1至4任一项所...

【专利技术属性】
技术研发人员:吴晓鹏黄立宏
申请(专利权)人:芯潮流珠海科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1