一种连续时间sigma-delta调制器时间常数的校准电路制造技术

技术编号:45844579 阅读:11 留言:0更新日期:2025-07-19 11:07
本发明专利技术属于集成电路技术领域,具体涉及一种连续时间sigma‑delta调制器时间常数的校准电路,通过使用固定时间积分的方法,并利用sigma‑delta调制器的系统采样时钟周期的倍数作为积分时间,不仅减少了对额外高频校准时钟的需求,还使得即使在系统时钟存在误差的情况下也能实现高精度的时间常数校准。这种设计能够显著减小实际sigma‑delta调制器电路的系统传递函数与理想系统之间的偏差,确保了调制器的高性能表现。同时,由于采用了与调制器电路相同的运算放大器和成比例的电容电阻,最大限度地模拟了真实的积分过程,从而进一步提高了校准的准确性。

【技术实现步骤摘要】

本专利技术属于集成电路,具体涉及一种连续时间sigma-delta调制器时间常数的校准电路


技术介绍

1、在连续时间sigma-delta调制器的设计中,积分器的时间常数(由电阻r和电容c决定)对于确保系统性能至关重要。然而,在实际芯片制造过程中,由于工艺变化的影响,电阻和电容的实际值可能会与设计值产生显著偏差,造成时间常数的偏差可高达50%以上。当积分器系数变化超过10%,将显著降低sigma-delta调制器的性能,特别是在带外增益较高的系统中更为明显。因此,如何更精确地校准积分器的时间常数成为保证连续时间sigma-delta调制器性能的关键挑战之一。

2、现有校准方法如基于电流镜积分的模拟校准方案存在多个误差源,包括电流镜失配、寄生电容影响以及动态比较器中的回踢噪声等,这些因素都会导致校准结果不准确,进而影响调制器的整体性能。


技术实现思路

1、本专利技术的目的在于提供一种连续时间sigma-delta调制器时间常数的校准电路,并采用了静态比较器,避免了一些传统校准电路中存在的缺陷,具有本文档来自技高网...

【技术保护点】

1.一种连续时间sigma-delta调制器时间常数的校准电路,其特征在于,包括积分器、静态比较器和数字逻辑电路;

2.根据权利要求1所述的一种连续时间sigma-delta调制器时间常数的校准电路,其特征在于,所述积分器的工作模式包括差分放大模式和积分器模式。

3.根据权利要求2所述的一种连续时间sigma-delta调制器时间常数的校准电路,其特征在于,所述积分器的输入端包括四条支路:VREFP-R1-S1,VREFN-R1-S2,VREFN-R1-S1,VREFP-R1-S2;开关S1和S3受同一时钟控制,开关S2受时钟控制;通过开关的切换实现积分器在差分放...

【技术特征摘要】

1.一种连续时间sigma-delta调制器时间常数的校准电路,其特征在于,包括积分器、静态比较器和数字逻辑电路;

2.根据权利要求1所述的一种连续时间sigma-delta调制器时间常数的校准电路,其特征在于,所述积分器的工作模式包括差分放大模式和积分器模式。

3.根据权利要求2所述的一种连续时间sigma-delta调制器时间常数的校准电路,其特征在于,所述积分器的输入端包括四条支路:vrefp-r1-s1,vrefn-r1-s2,vrefn-r1-s1,vrefp-r1-s2;开关s1和s3受同一时钟控制,开关s2受时钟控制;通过开关的切换实现积分器在差分放大模式和积分器模式之间的切换。

4.根据权利要求3所述的一种连续时间sigma-delta调制器时间常数的校准电路,其特征在于,在差分放大模式下,开关s1和s3闭合,运算放大器作为差分放大器工作,输入端vip连接vrefp-r1-s1支路,输入端vin连接vrefn-r1-s1支路;在积分器模式下,开关s1和s3断开,开关s2闭合,运算放大器工作在积分器模式,输入端vip连接vrefn-r1-s2支路,输入端vin连接vrefp-r1-s2支路。

5.根据权利要求3所述的一种连续时间sigma-del...

【专利技术属性】
技术研发人员:黄恭兴武怡康
申请(专利权)人:深圳市华普微电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1