面向大规模设计的高效面积与线长优化宏布局方法技术

技术编号:45097400 阅读:16 留言:0更新日期:2025-04-25 18:35
本申请提供一种面向大规模设计的高效面积与线长优化宏布局方法,包括:导入宏布局阶段数据集;配置预设参数,采用序列对的方法生成一个随机的初始解,获取初始解的线长与面积,并将初始解作为最佳解的起点;扰动产生新的候选解,并获取新的候选解的新候选线长和新候选面积;通过目标函数获取新的候选解与初始解的加权比值;根据加权比值与预设接受准则确定新的候选解是否满足接受条件;根据更新策略继续判断新的候选解是否优于最佳解。本发明专利技术的方法能够加快收敛速度,可在复杂的设计空间中更加有效地探索最优解,还能够平衡面积最小化与线长缩短这两个目标,适应实际工业环境中面向大规模设计的情况。

【技术实现步骤摘要】

本专利技术涉及数字集成电路电子设计自动化(eda),特别涉及一种面向大规模设计的高效面积与线长优化宏布局方法


技术介绍

1、超大规模集成电路(vlsi)的物理设计涵盖了多个关键步骤,包括网表划分、芯片布图规划、布局、时钟树综合、布线及时序收敛。作为集成电路设计流程中不可或缺的一环,物理设计对芯片性能有着深远的影响,它决定了诸如面积、增益、延迟和可靠性等重要指标。因此,在设计阶段早期考虑物理设计元素可以更有效地优化整体架构和性能。

2、作为ic物理设计的关键起始阶段,布图规划(floorplanning)旨在为每个模块分配最适宜的位置和方向,以优化包括芯片面积和连线长度在内的关键指标。这一过程也被称为宏单元布局,宏布局的质量不仅直接影响到后续布局与布线步骤的优化效果,而且对最终芯片的整体性能产生深远影响。由于这些优化目标之间存在相互制约的关系,宏布局问题本质上是一个np-hard问题,这意味着找到全局最优解可能需要极高的计算资源。

3、但是现有技术中,尽管存在很多针对降低资源需求、提高效率的改进,但这些改进往往集中在单一的、特定的方本文档来自技高网...

【技术保护点】

1.一种面向大规模设计的高效面积与线长优化宏布局方法,其特征在于,包括:

2.根据权利要求1所述的面向大规模设计的高效面积与线长优化宏布局方法,其特征在于,所述根据所述加权比值Delta与接受准则确定所述新的候选解是否满足预设接受准则,包括:

3.根据权利要求2所述的面向大规模设计的高效面积与线长优化宏布局方法,其特征在于,所述自适应温度调节机制,包括:

4.根据权利要求1所述的面向大规模设计的高效面积与线长优化宏布局方法,其特征在于,所述根据更新策略继续判断所述新的候选解是否优于最佳解,包括:

5.根据权利要求1所述的面向大规模设计的高效...

【技术特征摘要】

1.一种面向大规模设计的高效面积与线长优化宏布局方法,其特征在于,包括:

2.根据权利要求1所述的面向大规模设计的高效面积与线长优化宏布局方法,其特征在于,所述根据所述加权比值delta与接受准则确定所述新的候选解是否满足预设接受准则,包括:

3.根据权利要求2所述的面向大规模设计的高效面积与线长优化宏布局方法,其特征在于,所述自适应温度调节机制,包括:

4.根据权利要求1所述的面向大规模设计的高效面积与线长优化宏...

【专利技术属性】
技术研发人员:邢延黄其壮李卫军蔡述庭熊晓明
申请(专利权)人:广东工业大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1