定时器制造技术

技术编号:44538526 阅读:18 留言:0更新日期:2025-03-11 14:06
本公开的实施例涉及定时器。提供了一种用于管理第一时钟信号的电路,该第一时钟信号对定时器进行时钟控制,该定时器适于由处理器控制,该处理器由第二时钟信号进行时钟控制。当处理器关闭时,第一时钟信号等于第三时钟信号,该第三时钟信号的频率低于第二时钟信号的频率。当处理器开启时,第一时钟信号等于第四信号,该第四信号在紧随在第三时钟信号的上升沿之后的第二时钟信号的每个上升沿处具有上升沿。

【技术实现步骤摘要】

本公开总体上涉及电子设备和电路。本公开涉及通过时钟信号对设备和电路进行时钟控制(clock),更具体地,涉及通过时钟信号对定时器电路进行时钟控制。


技术介绍

1、当前,复杂电子设备使用具有不同时钟频率的多个时钟信号来对形成它的不同电路进行时钟控制。根据一个示例,具有第一频率的第一主时钟信号可以被用于某些电路,诸如处理器,并且具有第二频率的第二辅助时钟信号可以被用于特定电路,诸如定时器电路。对多个时钟信号的管理可能需要使用信号重新时钟控制电路。

2、期望能够至少部分地改进电子设备的时钟信号的管理的某些方面。


技术实现思路

1、需要一种电子设备,该电子设备使用具有不同时钟频率的多个时钟信号来对形成它的不同电路进行时钟控制,并且不包括重新时钟控制电路。

2、需要一种电子设备,该电子设备使用具有不同时钟频率的多个时钟信号来对定时器进行时钟控制,并且不包括重新时钟控制电路。

3、需要一种用于管理电子设备的电路的时钟信号的电路。

4、需要一种用于管理电子设备的定时器的时钟信本文档来自技高网...

【技术保护点】

1.一种电路,包括:

2.根据权利要求1所述的电路,包括:

3.根据权利要求1所述的电路,包括:

4.根据权利要求3所述的电路,包括:

5.根据权利要求4所述的电路,其中所述第三电路被配置为输出信号,所述信号用于控制由所述第五信号进行时钟控制的所述处理器的所述状态。

6.根据权利要求1所述的电路,其中所述第二时钟信号的频率在从60MHz至10GHz的范围内。

7.根据权利要求1所述的电路,其中所述第三时钟信号的频率在从1kHz至100kHz的范围内。

8.一种定时器,包括:

>9.根据权利要求8...

【技术特征摘要】

1.一种电路,包括:

2.根据权利要求1所述的电路,包括:

3.根据权利要求1所述的电路,包括:

4.根据权利要求3所述的电路,包括:

5.根据权利要求4所述的电路,其中所述第三电路被配置为输出信号,所述信号用于控制由所述第五信号进行时钟控制的所述处理器的所述状态。

6.根据权利要求1所述的电路,其中所述第二时钟信号的频率在从60mhz至10ghz的范围内。

7.根据权利要求1所述的电路,其中所述第三时钟信号的频率在从1khz至100khz的范围内。

8.一种定时器,包括:

9.根据权利要求8所述的定时器,包括:

10.根据权利要求8所述的定时器,包括:

1...

【专利技术属性】
技术研发人员:P·阿努尔
申请(专利权)人:意法半导体国际公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1