【技术实现步骤摘要】
本申请实施例涉及芯片,特别涉及芯片、驱动时钟单元电路在芯片上的布置方法、电子设备。
技术介绍
1、随着芯片规模越来越大,芯片时钟结构对整个芯片的时序收敛越来越重要,h时钟树可以很好地控制混合角(cross-corner)的影响,从结构上保证每个corner下的时钟漂移(clock skew)能控制在合理的范围内,并采用大驱动能力的单元来降低顶层时钟延迟,有助于减小片上扰动(ocv,on chip variations)带来的影响,从而保证整个芯片时序的快速收敛。目前大驱动时钟单元的性能指标和驱动能力较低,进而导致整个芯片的时序收敛也受限。
技术实现思路
1、本申请实施例提供一种芯片、驱动时钟单元电路在芯片上的布置方法、电子设备。
2、第一方面,本申请实施例提供一种芯片,包括驱动时钟单元电路,所述驱动时钟单元电路布置在所述芯片的第一区域上,其中所述驱动时钟单元电路包括:设置在第一区域的两端处的输入端口和输出端口;有效晶体管,所述有效晶体管设置在位于第一区域的中间区域的驱动力核心区
...【技术保护点】
1.一种芯片,包括驱动时钟单元电路,所述驱动时钟单元电路布置在所述芯片的第一区域上,其中所述驱动时钟单元电路包括:
2.根据权利要求1所述的芯片,其中,所述去耦合电容填充在所述驱动力核心区域中不存在所述有效晶体管的多余区域中位于所述有效晶体管的相邻区域中。
3.根据权利要求1所述的芯片,其中,所述去耦合电路填充在所述驱动力核心区域中不存在所述有效晶体管的多余区域中位于所述有效晶体管的相邻区域和非相邻区域中。
4.一种驱动时钟单元电路在芯片上的布置方法,包括:
5.根据权利要求4所述的驱动时钟单元电路在芯片上的布置方法,其
...【技术特征摘要】
1.一种芯片,包括驱动时钟单元电路,所述驱动时钟单元电路布置在所述芯片的第一区域上,其中所述驱动时钟单元电路包括:
2.根据权利要求1所述的芯片,其中,所述去耦合电容填充在所述驱动力核心区域中不存在所述有效晶体管的多余区域中位于所述有效晶体管的相邻区域中。
3.根据权利要求1所述的芯片,其中,所述去耦合电路填充在所述驱动力核心区域中不存在所述有效晶体管的多余区域中位于所述有效晶体管的相邻区域和非相邻区域中。
4.一种驱动时钟单元电路在芯片上的布置方法,包括:
5.根据权利要求4所述的驱动时钟单元电路在芯片上的布...
【专利技术属性】
技术研发人员:张莹,
申请(专利权)人:深圳市中兴微电子技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。