一种时钟基准电路模块制造技术

技术编号:43749563 阅读:22 留言:0更新日期:2024-12-20 13:07
本技术公开了一种时钟基准电路模块,包括时钟芯片,所述时钟芯片通过双向输入输出接口与电平转换电路连接,所述电平转换电路与MCU控制器双向连接,所述时钟芯片通过电池接口与DC电源连接,用于提供电源,所述时钟芯片通过RTC_INT_LL与定时中断输出端接收端连接,所述时钟芯片还通过CLK_32K_OUT与方波时钟输出端接收端连接;本技术采用高精度的32.768Khz的无源晶振Y1,同时第一电容C40,第二电容C52这2个12PF的电容对无源晶振输出频率稳定性进行补偿,使无源晶振输出更稳定,通过I2C总线与微处理器MCU控制器进行实时通信,实现数据的传输和控制,可实时反馈微调其输出的数据,使时钟基准模块输出的数据准确性更高,实现了对时钟信号的稳定供应、精确传输和实时控制。

【技术实现步骤摘要】

本技术涉及时钟电路领域,尤其是一种时钟基准电路模块


技术介绍

1、随着科技的不断发展,微处理器对时钟信号的稳定性和准确性及低功耗的要求日益提高,时钟基准模块作为电子产品线路中的重要组成部分,其性能直接影响到设备的稳定性和运行效率,目前市场上微处理器的时钟基准模块虽然能够满足基本的时钟基准需求,但在精度和稳定性及低功耗方面仍有待提高,

2、现有技术的微处理器时钟模块多采用内部基准频率来基准,内部基准频率运行受负载和系统运行压力有较大影响,且电源稳定性对时钟ic内部基准频率也有影响,同时微处理器时钟基准模块在校准和自我反馈调节方面是缺失的或者是被动的,受晶振稳定性、电容、电感、负载、系统压力、温度和环境变化等硬件元素质量和稳定性影响,导致时钟信号的准确性有所降低。


技术实现思路

1、本技术为了解决上述存在的技术问题,提供一种时钟基准电路模块。

2、本技术的技术方案是这样实现的:

3、一种时钟基准电路模块,包括时钟芯片,所述时钟芯片通过双向输入输出接口与电平转换电路连接,所述电本文档来自技高网...

【技术保护点】

1.一种时钟基准电路模块,其特征在于:包括时钟芯片,所述时钟芯片通过双向输入输出接口与电平转换电路连接,所述电平转换电路与MCU控制器双向连接,所述时钟芯片通过电池接口与DC电源连接,用于提供电源,所述时钟芯片通过RTC_INT_LL与定时中断输出端接收端连接,所述时钟芯片还通过CLK_32K_OUT与方波时钟输出端接收端连接;所述双向输入输出接口为I2C0_SCL和I2C0_SDA,所述时钟芯片采用PT7C4337UEX,还具有中断输出功能RTC_INT_LL,及方波时钟信号输出CLK_32K_OUT信号,该信号用于其它IC作为基准时钟,微处理器MCU控制器通过I2C总线实时读取和反馈...

【技术特征摘要】

1.一种时钟基准电路模块,其特征在于:包括时钟芯片,所述时钟芯片通过双向输入输出接口与电平转换电路连接,所述电平转换电路与mcu控制器双向连接,所述时钟芯片通过电池接口与dc电源连接,用于提供电源,所述时钟芯片通过rtc_int_ll与定时中断输出端接收端连接,所述时钟芯片还通过clk_32k_out与方波时钟输出端接收端连接;所述双向输入输出接口为i2c0_scl和i2c0_sda,所述时钟芯片采用pt7c4337uex,还具有中断输出功能rtc_int_ll,及方波时钟信号输出clk_32k_out信号,该信号用于其它ic作为基准时钟,微处理器mcu控制器通过i2c总线实时读取和反馈时钟信号,并根据时钟芯片数据调整实时输出时钟数据。

2.根据权利要求1所述的一种时钟基准电路模块,其特征在于:所述时钟芯片的第一引脚连接无源晶振y1的一端,所述无源晶振y1的一端通过第一电容c40与第二电容c50的一端连接,所述第二电容c50的一端还与地连接,所述时钟芯片的第二引脚连接无源晶振y1的另一端,所述无源晶振y1的另一端还与第二电容c50的另一端连接,所述时钟芯片的第三引脚连接通过第一电阻r9979与vcc1v8_pmu连接,所述时钟芯片的第三引脚的一端还与rtc_int_ll连接,所述时钟芯片的第四引脚与地连接,所述时钟芯片的第五引脚与i2c0_sda连接,所述时钟芯片的第六引脚与i2c0_scl连接,所述时钟芯片的第七引脚与clk_32k_out连接,且还通过第二电阻r3与vcc1v8_pmu连接,所述时钟芯片的第八引脚与dc电源连接。

3.根据权利要求2所述的一种时钟基准电路模块,其特征在于:所述dc电源包括电池座,...

【专利技术属性】
技术研发人员:叶小强卢志豪陈朝晖
申请(专利权)人:广州市森扬电子科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1