一种用于测试电子电路中电感性干扰的方法技术

技术编号:43624233 阅读:15 留言:0更新日期:2024-12-11 15:03
本发明专利技术提供了一种用于测试电子电路中电感性干扰的方法,特别是在多线互连系统中。该方法首先通过解析方法得到测试文件,确定故障线并找到A线集合,接着分析电路中的线时延和管时延。通过设定受干扰时的时间并回退和故障传播,生成带时间参数的测试矢量。最后,将得到的测试矢量用于测试电路的输入,并从输出收集信号,从而得到传播时延信息。通过与预设的时延或电压幅值进行比较,可以确定是否需要对故障线进行调整。本方法与现有方法相比,具有更高的效率和准确性。

【技术实现步骤摘要】

本专利技术涉及电子电路测试技术,尤其涉及一种用于测试电子电路中电感性干扰的方法


技术介绍

1、在电子电路中,尤其是多线互连系统中,电感性干扰是一个重要的考量因素。当互连线之间的干扰耦合噪声超过允许的噪声容限时,会产生干扰故障。这种干扰会改变传输线的传播速度,从而影响系统的时序和信号完整性。此外,干扰还可能在其他传输线上引起感应噪声,进一步降低信号的完整性。

2、因此,针对电感性干扰进行有效的测试,对于保证电路的正常工作及其长期可靠性至关重要。然而,现有的测试方法往往效率较低,不能快速准确地评估电感性干扰的影响。这为电路设计和测试带来了一定的挑战。


技术实现思路

1、本专利技术涉及一种用于测试电子电路中电感性干扰的方法,该方法主要针对多线互连系统中由感性耦合产生的电磁干扰进行测试,旨在更准确、高效地识别与分析电路中的电感性干扰,从而提高电路的稳定性和可靠性。

2、电感性干扰主要由a线上的电流变化产生的磁场在b线上引起的感应电压导致。

3、电路中的电感可以采用奇力或50xx,本文档来自技高网...

【技术保护点】

1.一种用于测试电子电路中电感性干扰的方法,其特征在于,该方法包括以下步骤:

2.根据权利要求1所述的方法,其特征在于,B线的加载过程进一步包括:对测试电路进行分析,指定一条线作为故障线,寻找相应的最大A线集合,从测试电路中确定该故障线的故障边界并形成故障边界集合,选择一种故障类型作为故障线的指定故障。

3.根据权利要求1或2所述的方法,其特征在于,电路时序信息的确定进一步包括:生成测试电路的管级网表,进行静态时序分析得出线时延和晶体管时延信息,假定故障线和A线的信号时间均为T,并对故障线和A线的信号进行时延调整以得到关于时间T的时序传播表达式

4....

【技术特征摘要】

1.一种用于测试电子电路中电感性干扰的方法,其特征在于,该方法包括以下步骤:

2.根据权利要求1所述的方法,其特征在于,b线的加载过程进一步包括:对测试电路进行分析,指定一条线作为故障线,寻找相应的最大a线集合,从测试电路中确定该故障线的故障边界并形成故障边界集合,选择一种故障类型作为故障线的指定故障。

3.根据权利要求1或2所述的方法,其特征在于,电路时序信息的确定进一步包括:生成测试电路的管级网表,进行静态时序分析得出线时延和晶体管时延信息,假定故障线和a线的信号时间均为t,并对故障线和a线的信号进行时延调整以得到关于时间t的时序传播表达式。

4.根据权利要求1或2所述的方法,其特征在于,带时间的测试矢量的生成过程进一步包括:确定a线的...

【专利技术属性】
技术研发人员:胡清波
申请(专利权)人:武汉京品电子科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1