【技术实现步骤摘要】
本专利技术涉及集成电路设计领域,特别是涉及一种时序调节方法、装置、设备及介质。
技术介绍
1、现场可编程门阵列(field programmable gate array,fpga)原型在专用集成电路(application specific integrated circuit,asic)设计和验证中起着关键作用;它提供了一个验证平台,用于模拟asic的行为,帮助硬件和软件开发者提高工作效率。随着asic设计的复杂性增加,fpga原型的资源需求也在增加,通常需要多个fpga来构建原型平台。
2、fpga原型版本制作是将asic设计适配到多片fpga的过程,主要包括编译、分割、映射、时序收敛和生成比特文件等步骤。其中,时序收敛是多片原型平台的难点,每片fpga都需满足时序要求。若有一片fpga时序不满足,则需修改分割策略和资源配置,重新进行整个流程,十分耗时。在传统的原型版本制作中主要依赖工程师经验,多次尝试分割;然而即使出现的时序违例较小,也需重新分割,增加了制作周期的不确定性,易延误后续验证工作。
3、鉴于上
...【技术保护点】
1.一种时序调节方法,其特征在于,包括:
2.根据权利要求1所述的时序调节方法,其特征在于,在所述获取时序无法收敛的各所述现场可编程门阵列原型版本对应的时序资源报告、违例路径原因和网表文件之前,还包括:
3.根据权利要求1所述的时序调节方法,其特征在于,获取时序无法收敛的各所述现场可编程门阵列原型版本对应的所述时序资源报告和所述违例路径原因,包括:
4.根据权利要求3所述的时序调节方法,其特征在于,所述将所述时序资源报告和所述违例路径原因映射至对应的所述网表文件中,以在所述网表文件中标注对应所述现场可编程门阵列原型版本的时序信息,包
5...
【技术特征摘要】
1.一种时序调节方法,其特征在于,包括:
2.根据权利要求1所述的时序调节方法,其特征在于,在所述获取时序无法收敛的各所述现场可编程门阵列原型版本对应的时序资源报告、违例路径原因和网表文件之前,还包括:
3.根据权利要求1所述的时序调节方法,其特征在于,获取时序无法收敛的各所述现场可编程门阵列原型版本对应的所述时序资源报告和所述违例路径原因,包括:
4.根据权利要求3所述的时序调节方法,其特征在于,所述将所述时序资源报告和所述违例路径原因映射至对应的所述网表文件中,以在所述网表文件中标注对应所述现场可编程门阵列原型版本的时序信息,包括:
5.根据权利要求4所述的时序调节方法,其特征在于,所述根据所述网表文件确定新增的时分复用路径,并...
【专利技术属性】
技术研发人员:姜丙亚,王大中,金留念,裴良杰,
申请(专利权)人:山东云海国创云计算装备产业创新中心有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。