【技术实现步骤摘要】
本公开实施例涉及半导体,特别涉及一种电流累加器、数据传输电路以及半导体装置。
技术介绍
1、在存储器应用中,随着信号传输速率越来越快以及时钟频率的增大,输入数据信道损耗对信号质量的影响越来越大,容易导致码间干扰(isi,intersymbolinterference)。isi是指由于输入数据信道的带宽的限制而引起的先前传输的输入数据影响当前传输的输入数据的传输的现象。目前通常利用ffe(continuous time linearequalizer,连续线性均衡)或dfe(decision feedback equalizer,判决反馈均衡)的方式,对当前传输的数据信号进行校正或调整,以减小先前传输的数据信号对当前传输的数据信号的干扰。
2、然而,目前的数据传输电路中,先前传输的数据信号校正当前传输的数据信号的响应速率仍有待提高。
技术实现思路
1、本公开实施例提供一种电流累加器、数据传输电路以及半导体装置,至少可以提高电流累加器的响应速率,从而提升先前传输的数据信号校正当前传
...【技术保护点】
1.一种电流累加器,应用于数据传输电路,所述数据传输电路用于输出反馈信号,所述反馈信号基于对先前传输的数据信号采样得到,所述电流累加器包括:
2.根据权利要求1所述的电流累加器,其特征在于,所述开关管为第一NMOS管;所述反相器包括:
3.根据权利要求1所述的电流累加器,其特征在于,所述反馈信号包括互为差分的第一反馈信号以及第一差分反馈信号;所述反馈节点包括第一反馈节点以及第二反馈节点;所述开关管的数量为两个,其中一个所述开关管连接在所述第一反馈节点与所述地端之间,另一所述开关管连接在所述第二反馈节点与所述地端之间,所述反相器与所述开关管相对应
4....
【技术特征摘要】
1.一种电流累加器,应用于数据传输电路,所述数据传输电路用于输出反馈信号,所述反馈信号基于对先前传输的数据信号采样得到,所述电流累加器包括:
2.根据权利要求1所述的电流累加器,其特征在于,所述开关管为第一nmos管;所述反相器包括:
3.根据权利要求1所述的电流累加器,其特征在于,所述反馈信号包括互为差分的第一反馈信号以及第一差分反馈信号;所述反馈节点包括第一反馈节点以及第二反馈节点;所述开关管的数量为两个,其中一个所述开关管连接在所述第一反馈节点与所述地端之间,另一所述开关管连接在所述第二反馈节点与所述地端之间,所述反相器与所述开关管相对应;
4.根据权利要求3所述的电流累加器,其特征在于,所述选通电路包括:
5.根据权利要求4所述的电流累加器,其特征在于,所述控制信号包括互为反相的第一控制信号和第二控制信号;所述第一选择器包括:
6.根据权利要求5所述的电流累加器,其特征在于,所述第一传输门、所述第二传输门、所述第三传输门以及所述第四传输门均为cmos传输门。
7.根据权利要求1所...
【专利技术属性】
技术研发人员:马鹏,
申请(专利权)人:长鑫存储技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。