锁相环电路制造技术

技术编号:43458086 阅读:59 留言:0更新日期:2024-11-27 12:57
本发明专利技术提供了一种锁相环电路,包括:主环路、辅助环路和分频器;所述主环路的输入为一个干净的参考时钟信号;所述辅助环路的输入为需要被跟踪的时钟信号;所述分频器分别接入主环路和辅助环路中;所述分频器根据辅助环路计算的需要被跟踪的时钟信号与主环路输出的时钟信号的差值,调整分频器的输出,实现主环路输出时钟信号与待需要被跟踪的时钟信号频率和相位的锁定。本发明专利技术在锁相环中增加一路干净的参考钟,使得锁相环不依赖输入信号进行工作,缩短了锁定时间,同时避免了输入信号信号不佳对锁相环工作的影响,减少了相位误差和频率误差,减少的输入信号噪声的影响,增加了稳定性。

【技术实现步骤摘要】

本专利技术涉及锁相环结构,具体地,涉及一种锁相环电路


技术介绍

1、锁相环(pll,phase-locked loop)是一种利用反馈控制原理实现相位同步的自动控制电路,主要由鉴相器(pd,phase detector)、环路滤波器(lf,loop filter)和压控振荡器(vco,voltage controlled oscillator)组成。锁相环的工作原理是将输入信号的相位与压控振荡器的输出信号的相位进行比较,并通过环路滤波器进行滤波和放大,输出控制电压,调整压控振荡器的输出信号的相位和频率,使其与输入信号的相位和频率保持同步。

2、锁相环广泛应用于通信、雷达、导航、电子对抗等领域,可以实现信号的相位同步、频率同步、调制解调、频率合成等功能。

3、对于传统的锁相环电路设计,如果输入信号不干净,会对会对锁相环的性能产生一些影响:

4、1.锁定时间延长:锁相环需要一定的时间来锁定输入信号的相位,如果输入信号质量较差,锁相环可能需要更长的时间来完成锁定。

5、2.相位误差增大:锁相环的主要作用是保持输出本文档来自技高网...

【技术保护点】

1.一种锁相环电路,其特征在于,包括:主环路、辅助环路和分频器;

2.根据权利要求1所述的锁相环电路,其特征在于,干净的参考时钟信号依次进入低通滤波器LPF和压控振荡器VCO,得到时钟信号fb_clk1并反馈给辅助环路中的分频器,再输入到辅助环路处理单元;

3.根据权利要求1所述的锁相环电路,其特征在于,所述主环路包括依次串联鉴频鉴相器PFD、电荷泵Charge pump、低通滤波器LPF、压控振荡器VCO和锁相环主反馈回路DividerN;

4.根据权利要求3所述的锁相环电路,其特征在于,以同步参考时钟Sync_clk作为锁相环的参考时钟,同步参考时...

【技术特征摘要】

1.一种锁相环电路,其特征在于,包括:主环路、辅助环路和分频器;

2.根据权利要求1所述的锁相环电路,其特征在于,干净的参考时钟信号依次进入低通滤波器lpf和压控振荡器vco,得到时钟信号fb_clk1并反馈给辅助环路中的分频器,再输入到辅助环路处理单元;

3.根据权利要求1所述的锁相环电路,其特征在于,所述主环路包括依次串联鉴频鉴相器pfd、电荷泵charge pump、低通滤波器lpf、压控振荡器vco和锁相环主反馈回路dividern;

4.根据权利要求3所述的锁相环电路,其特征在于,以同步参考时钟sync_clk作为锁相环的参考时钟,同步参考时钟sync_clk的噪声通过低通特性耦合到压控振荡器的输出。

5.根据权利要求4所述的锁相环电路,其特征在于,在压控振荡器vco的输出和锁相环主反馈回路divider n中间串联一个相位插值器pi,设置一个数字信号调制器和一个辅助环路控制alc,两者相连接,然后再分别与相位插值器连接;辅助环路控制alc作为副负反馈环路,检测同步参考时钟sync_clk与压控振荡器产生的反馈时钟fb_clk2的频率和相位差,产生的模拟或者数字控制信号,控制相位插值器pi,改变主环路的频率和相位,压控振荡器的输出时钟跟随同步参考时钟sync_clk。

6.根据权利要求5所述的锁相环电路,其特征在于,所述辅助环路控制alc为模拟环路或数字环路,其输出通过一阶或者高阶的数字信号调制器将噪声转化为高频脉...

【专利技术属性】
技术研发人员:王珲王涛羊俊韩君
申请(专利权)人:上海云橡科微电子科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1