一种时钟控制电路、方法及装置制造方法及图纸

技术编号:43166949 阅读:22 留言:0更新日期:2024-11-01 19:58
本申请公开了一种时钟控制电路、方法及装置,用于控制系统时钟,包括:延迟控制模块,用于接收控制时钟信号,对控制时钟信号进行延迟处理,获得第一时钟信号,其中,采用目标延迟参数对控制时钟信号进行延迟处理;切换信号产生模块,用于基于控制时钟信号及第一时钟信号产生第一状态的时钟切换信号,第一状态的时钟切换信号用于将系统时钟从第一时钟切换至第二时钟,第二时钟的频率小于第一时钟。

【技术实现步骤摘要】

本申请涉及通信领域,尤其涉及一种时钟控制电路、方法及装置


技术介绍

1、对于高性能处理模块,如:中央处理器cpu或图形处理器gpu,对于功耗较为敏感,通常需要时钟门控(clk gating)或电源门控(power gating)来节省功耗。

2、然而,信号经过时钟门控(clk gating)或电源门控(power gating)后,容易出现电压垂降(voltage droop),出现电压垂降(voltage droop)时会产生电流的短尖峰,该短尖峰会导致系统功耗较大。


技术实现思路

1、有鉴于此,本申请提供一种时钟控制电路、方法及装置,其具体方案如下:

2、一种时钟控制电路,用于控制系统时钟,包括:

3、延迟控制模块,用于接收控制时钟信号,对所述控制时钟信号进行延迟处理,获得第一时钟信号,其中,采用目标延迟参数对所述控制时钟信号进行延迟处理;

4、切换信号产生模块,用于基于所述控制时钟信号及所述第一时钟信号产生第一状态的时钟切换信号,所述第一状态的时钟切换信本文档来自技高网...

【技术保护点】

1.一种时钟控制电路,用于控制系统时钟,包括:

2.根据权利要求1所述的时钟控制电路,所述延迟控制模块包括:

3.根据权利要求2所述的时钟控制电路,所述配置模块包括:

4.根据权利要求1所述的时钟控制电路,所述切换信号产生模块包括:

5.根据权利要求4所述的时钟控制电路,所述切换信号产生模块还包括:

6.根据权利要求5所述的时钟控制电路,通过训练获得所述预设时间,

7.根据权利要求2所述的时钟控制电路,所述延迟控制模块还包括:

8.一种时钟控制方法,包括:

9.根据权利要求8所述的时钟控制方法...

【技术特征摘要】

1.一种时钟控制电路,用于控制系统时钟,包括:

2.根据权利要求1所述的时钟控制电路,所述延迟控制模块包括:

3.根据权利要求2所述的时钟控制电路,所述配置模块包括:

4.根据权利要求1所述的时钟控制电路,所述切换信号产生模块包括:

5.根据权利要求4所述的时钟控制电路,所述...

【专利技术属性】
技术研发人员:张翠玉赵耀
申请(专利权)人:鼎道智芯上海半导体有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1