栅压自举开关电路制造技术

技术编号:42689366 阅读:95 留言:0更新日期:2024-09-10 12:38
本申请涉及一种栅压自举开关电路,包括包括时钟电路、自举路径和复位电路;时钟电路包括MOS管MP3、MOS管MN3,其中,MP3和MN3的栅极接CLKS,MP3和MN3的漏极接CLKSB,MP3的源极和衬底均接VDD,MN3的源极和衬底均接地;复位电路包括MOS管MP1、MOS管MP2、MOS管MN2、MOS管MN6、MOS管MP4以及MN4,其中,MOS管MP1的源极和衬底均接VDD,栅极接CLKS,漏极接VC;MP2的源极接VDD,漏极和衬底均接PA,栅极接VG;MN2的源极和衬底均接地,漏极接PB,栅极接CLKSB;MP4、MN4的栅极接CLKSB,漏极接MOS管MN6的源极,MP4的源极和衬底均接VDD,MN4的源极和衬底均接地,MOS管MN6的栅极接VDD,漏极接VG,衬底接地。本申请能够提升快速自举路径的建立速度。

【技术实现步骤摘要】

本申请涉及模拟集成电路领域,尤其涉及一种栅压自举开关电路


技术介绍

1、栅压自举开关是模拟集成电路极其重要的模拟电路模块之一,广泛应用于ad/da转换系统、汽车电子、生物医疗等领域。栅压自举开关作为模数转换器(ana l og todigita l converter,adc)不可或缺的组成模块,其速度和线性度会限制adc的整体性能,因此,提升其采样速度和线性度就显得尤为重要。

2、传统栅压自举开关存在如下问题:一是输入信号vin较大时,自举路径建立速度受限于mos管mn0;二是clks下降沿时ms管的工作状态由导通变为关断,沟道内存在的与输入信号vin相关的电荷会按照ms管左右两侧的阻抗大小进行电荷分配,注入到采样电容cs上的电荷会影响保持阶段的精度。

3、综上所述,适应现有技术中自举路径建立速度受限于mos管mn0,以及注入到采样电容cs上的电荷会影响保持阶段的精度等问题,本申请人出于解决该问题的考虑作出相应的探索。


技术实现思路

1、本申请的目的在于解决上述问题而提供一种栅压自本文档来自技高网...

【技术保护点】

1.一种栅压自举开关电路,其特征在于,包括时钟电路、自举路径和复位电路;

2.根据权利要求1所述的一种栅压自举开关电路,其特征在于,当输入信号VIN≈0且CLKS变为高电平时,进入采样阶段,在采样阶段中,通过导通的MOS管MN6率先在PB节点建立输入信号VIN,输入信号VIN通过自举电容C1在PA节点率先建立输入信号VIN和电源电压VDD,此时的MOS管MN1已经导通,MP0已经具备导通条件,使得VG节点迅速建立到输入信号VIN和电源电压VDD,以实现自举路径的快速建立。

3.根据权利要求1所述的一种栅压自举开关电路,其特征在于,当输入信号≈0.5*VDD且CLK...

【技术特征摘要】

1.一种栅压自举开关电路,其特征在于,包括时钟电路、自举路径和复位电路;

2.根据权利要求1所述的一种栅压自举开关电路,其特征在于,当输入信号vin≈0且clks变为高电平时,进入采样阶段,在采样阶段中,通过导通的mos管mn6率先在pb节点建立输入信号vin,输入信号vin通过自举电容c1在pa节点率先建立输入信号vin和电源电压vdd,此时的mos管mn1已经导通,mp0已经具备导通条件,使得vg节点迅速建立到输入信号vin和电源电压vdd,以实现自举路径的快速建立。

3.根据权利要求1所述的一种栅压自举开关电路,其特征在于,当输入信号≈0.5*vdd且clks变为高电平时,进入采样阶段,在采样阶段中,通过导通的mos管mn6和mp6同时发挥作用,率先在pb节点建立输入信号vin,输入信号vin通过...

【专利技术属性】
技术研发人员:郭春炳李明杰孙博谢欢林王振宇陈豪田家炜简明朝
申请(专利权)人:广东工业大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1