一种裸片和时钟同步方法技术

技术编号:42360795 阅读:15 留言:0更新日期:2024-08-16 14:45
本申请实施例提供一种裸片和时钟同步方法,涉及芯片技术领域。具体方案为:第一裸片包括至少一个信号通路,每个信号通路用于和一个第二裸片耦合以形成环路,每个信号通路包括信号发送通路和信号接收通路,信号发送通路中的第一控制电路用于在向第二裸片发送数据信号时,控制第一时钟信号调节电路调节第一裸片的第一时钟信号的相位,得到第二时钟信号,以向第二裸片发送第二时钟信号;信号接收通路中的第二控制电路用于控制第二时钟信号调节电路调节接收的第三时钟信号的相位以得到第四时钟信号,以基于第四时钟信号从第二裸片接收数据信号,第二裸片中的第二时钟信号和第三时钟信号未经过相位调节和频率调节。

【技术实现步骤摘要】

本申请实施例涉及芯片,尤其涉及一种裸片和时钟同步方法


技术介绍

1、随着半导体器件尺寸微缩的物理极限的到来,芯粒/三维(chiplet/3d)架构作为延续摩尔定律的主要方案快速推进,在科研界和产业界的研究越来越多。在产业界,chiplet/3d产品的需求,促进了半导体工艺、封装工艺以及设计等领域的商业化进程。

2、其中,异质集成技术灵活且成本最优。在异质集成场景中,多颗裸片的工艺跨度较大,要求即插即用,且需保障产品所需的系统延迟、接口速率、带宽和功耗等,同时需兼顾芯片系统难度。如何兼顾异质集成场景下性能和芯片系统难度的问题,仍亟待解决。


技术实现思路

1、本申请实施例提供一种裸片和时钟同步方法,第一裸片和一个第二裸片通过信号通路耦合以形成环路,可以实现芯片系统的时钟全同步。其中控制电路和时钟信号调节电路均设置于第一裸片中,可以减少第二裸片的复杂度,解决了第二裸片适配的问题。

2、为达到上述目的,本申请实施例采用如下技术方案。

3、第一方面,本申请实施例提供一种第一裸片,第本文档来自技高网...

【技术保护点】

1.一种第一裸片,其特征在于,所述第一裸片包括至少一个信号通路,每个所述信号通路用于和一个第二裸片耦合以形成环路,每个所述信号通路包括信号发送通路和信号接收通路,所述信号发送通路包括第一控制电路和第一时钟信号调节电路,所述信号接收通路包括第二控制电路和第二时钟信号调节电路;

2.根据权利要求1所述的第一裸片,其特征在于,所述第一裸片和多个所述第二裸片设置于同一封装内。

3.根据权利要求1或2所述的第一裸片,其特征在于,所述至少一个信号通路包括第一信号通路,所述第一信号通路,用于通过至少一个裸片中的通孔和所述第二裸片耦合以形成环路。

4.根据权利要求1所...

【技术特征摘要】

1.一种第一裸片,其特征在于,所述第一裸片包括至少一个信号通路,每个所述信号通路用于和一个第二裸片耦合以形成环路,每个所述信号通路包括信号发送通路和信号接收通路,所述信号发送通路包括第一控制电路和第一时钟信号调节电路,所述信号接收通路包括第二控制电路和第二时钟信号调节电路;

2.根据权利要求1所述的第一裸片,其特征在于,所述第一裸片和多个所述第二裸片设置于同一封装内。

3.根据权利要求1或2所述的第一裸片,其特征在于,所述至少一个信号通路包括第一信号通路,所述第一信号通路,用于通过至少一个裸片中的通孔和所述第二裸片耦合以形成环路。

4.根据权利要求1所述的第一裸片,其特征在于,所述信号发送通路包括数据发送通路和时钟发送通路,所述时钟发送通路包括所述第一控制电路和所述第一时钟信号调节电路,所述数据发送通路用于向所述第二裸片发送所述数据信号,所述时钟发送通路中的所述第一控制电路用于控制所述第一时钟信号调节电路调节所述第一裸片的第一时钟信号的相位,得到第二时钟信号,以向所述第二裸片发送所述第二时钟信号;

5.根据权利要求4所述的第一裸片,其特征在于,所述数据发送通路包括第一寄存器、第二寄存器和第一缓存器;所述第一寄存器的输出端和所述第二寄存器的输入端耦合,所述第二寄存器的输出端和所述第一缓存器的输入端耦合,所述第一缓存器的输出端和所述第二裸片耦合。

6.根据权利要求5所述的第一裸片,其特征在于,所述第一裸片还包括时钟电路;

7.根据权利要求4所述的第一裸片,其特征在于,所述数据接收通路包括第三缓存器、第三寄存器和第四寄存器;所述第三缓存器的输入端和所述第二裸片耦合,所述第三缓存器的输出端和所述第三寄存器的输入端耦合,所述第三寄存器的输出端和所述第四寄存器的输入端耦合。

8.根据权利要求7所述的第一裸片,其特征在于,所述第一裸片还包括时钟电路;

9.根据权利要求1所述的第一裸片,其特征在于,所述第一控制电路,还用于基于所述信号发送通路的时序窗口配置所述第一时钟信号调节电路调节的相位;所述第二控制电路还用于基于所述信号接收通路的时序窗口配置所述第二时钟信号调节电路调节的相位。

10.一种时钟同步方法,其特征在于,所述方法应用于第一裸片,所述第一裸片包括至少一个信号通路,每个所述信号通路用于和一个第二裸片耦合以形成环路,每个所述信号通路包括信号发送通路和信号接收通路,所述信号发送通路包括第一控制电路和第一时钟信号调节电路,所述信号接收通路包括第二控制电路和第二时钟信号调节电路;所述方法包括:

11.根据权利要求10所述的方法,其特征在于,所述第一裸片和多个所述第二裸片设置于同一封装内。

12.根据权利要求10或11所述的方法,其特征在于,所述至少一个信号通路包括第一信号通路,所述第一信号通路通过至少一个裸片中的通孔和所述第二裸片耦合以形成环路。

13.根据权利要求10所述的方法,其特征在于,所述信号发送通路包括数据发送通路和时钟发送通路,所述时钟发送通路包括所述第一控制电路和所述第一时钟信号调节电路,在向所述第二裸片发送数据信号时,控制所述第一控制电路以控制所述第一时钟信号调节电路调节所述第一裸片的第一时钟信号的相位,得到...

【专利技术属性】
技术研发人员:曾秋玲陈赞锋周昭柳万振兴姜守高
申请(专利权)人:华为技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1