像素电路、像素驱动方法、像素单元和显示装置制造方法及图纸

技术编号:42185234 阅读:21 留言:0更新日期:2024-07-30 18:37
本发明专利技术提供一种像素电路、像素驱动方法、像素单元和显示装置。像素电路包括叠层发光元件、驱动电路、节点控制单元电路和显示控制单元电路;叠层发光元件包括N个相互串联的发光元件;N为大于1的整数;m为小于或等于N的正整数;第m显示控制电路在第m节点的电位的控制下,控制所述第m发光元件的阳极与第m发光元件的阴极之间连通或断开;第m节点控制电路在控制扫描信号的控制下,将第m控制数据电压写入第m节点。本发明专利技术提出了基于叠层发光元件的像素电路,在提升像素电路的性能的同时,增加了开口率,提升显示产品寿命,为超高PPI(像素密度)显示产品提供了技术支持。

【技术实现步骤摘要】

本专利技术涉及显示,尤其涉及一种像素电路、像素驱动方法、像素单元和显示装置


技术介绍

1、相关的像素电路不能在提升像素电路的性能的同时,增加开口率,不能提升显示产品寿命,不能为超高ppi(像素密度)显示产品提供技术支持。


技术实现思路

1、本专利技术的主要目的在于提供一种像素电路、像素驱动方法、像素单元和显示装置,解决现有技术中不能在提升像素电路的性能的同时,增加开口率,不能提升显示产品寿命的问题。

2、在一个方面中,本专利技术实施例提供一种像素电路,包括叠层发光元件、驱动电路、节点控制单元电路和显示控制单元电路;所述节点控制单元电路包括n个节点控制电路,所述显示控制单元电路包括n个显示控制电路;所述叠层发光元件包括n个相互串联的发光元件;n为大于1的整数;m为小于或等于n的正整数;

3、第n发光元件的阴极与第n+1发光元件的阳极电连接;n为小于n的正整数;第一发光元件的阳极与显示节点电连接,第n发光元件的阴极与第一电压端电连接;

4、所述驱动电路分别与控制节点和显示节点本文档来自技高网...

【技术保护点】

1.一种像素电路,其特征在于,包括叠层发光元件、驱动电路、节点控制单元电路和显示控制单元电路;所述节点控制单元电路包括N个节点控制电路,所述显示控制单元电路包括N个显示控制电路;所述叠层发光元件包括N个相互串联的发光元件;N为大于1的整数;m为小于或等于N的正整数;

2.如权利要求1所述的像素电路,其特征在于,还包括数据写入电路和显示储能电路;

3.如权利要求1所述的像素电路,其特征在于,还包括N个储能电路;

4.如权利要求1所述的像素电路,其特征在于,还包括开关控制电路;

5.如权利要求1所述的像素电路,其特征在于,所述第m显示控制电路包...

【技术特征摘要】

1.一种像素电路,其特征在于,包括叠层发光元件、驱动电路、节点控制单元电路和显示控制单元电路;所述节点控制单元电路包括n个节点控制电路,所述显示控制单元电路包括n个显示控制电路;所述叠层发光元件包括n个相互串联的发光元件;n为大于1的整数;m为小于或等于n的正整数;

2.如权利要求1所述的像素电路,其特征在于,还包括数据写入电路和显示储能电路;

3.如权利要求1所述的像素电路,其特征在于,还包括n个储能电路;

4.如权利要求1所述的像素电路,其特征在于,还包括开关控制电路;

5.如权利要求1所述的像素电路,其特征在于,所述第m显示控制电路包括第m个第一晶体管,所述第m节点控制电路包括第m个第二晶体管;

6.如权利要求2所述的像素电路,其特征在于,所述数据写入电路包括第三晶体管,所述显示储能电路包括存储电容;

7.如权利要求3所述的像素电路,其特征在于,第m储能电路包括第m电容;

8.如权利要求4所述的像素电路,其特征在于,所述开关控制电路包括第四晶体管;

9.一种像素驱动方法,应用于如权利要求1至8中任一权利要求所述的像素电路,其特征在于,显示周期包括n个显示时间段;第m显示时间段包括先后设置的第m写入阶段和第m发光阶段;所述像素驱动方法包括:

10.如权利要求9所述的像素驱动方法,其特征在于,还包括:

11.如权利要求10所述的像素驱动方法,其特征在于,所述像素电路还包括数据写入电路;所述像素驱动方法还包括:

12.如权利要求9至11中任一权利要求所述的像素驱动方法,其特征...

【专利技术属性】
技术研发人员:袁粲李永谦
申请(专利权)人:合肥京东方卓印科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1