【技术实现步骤摘要】
本申请涉及集成电路设计,特别涉及时间交织模数转换器(time-interleaved analog-to-digital converter tiadc),具体而言,涉及时间交织adc失配校正方法及时间交织adc。
技术介绍
1、高速模数转换器,是集成电路设计中最具设计挑战和设计难度的模块之一,通常采用时间交织(time-interleaved)结构来提高转换速度、降低功耗和实现复杂度,其基本原理是使用m个采样率为fs/m的通道子adc按均匀时钟相位交替工作,各个子adc输出数据使用mux(多路复用器)按工作次序合成,实现采样率为fs的adc功能。
2、在采用时间交织架构的高速adc中,各个通道的失配产生的杂散往往会制约adc的性能。尤其是时钟偏移失配和带宽失配产生的杂散,其幅度正比于工作频率,所以在高频应用中可能会成为瓶颈。
3、目前有很多关于交织误差校正的研究。偏置和增益误差比较容易处理,且由于跟频率无关,一般不会成为瓶颈。而时钟偏移和带宽失配的校正难度较高,尤其是后者,在高频大带宽下的校正方法研究还很少。<
...【技术保护点】
1.时间交织ADC失配校正方法,其特征在于,包括如下步骤:
2.根据权利要求1所述的时间交织ADC失配校正方法,其特征在于,所述输入信号为正弦信号。
3.根据权利要求2所述的时间交织ADC失配校正方法,其特征在于,所述拟合信号为正弦拟合信号,其表达式为:
4.根据权利要求3所述的时间交织ADC失配校正方法,其特征在于,定义误差函数为通过Nelder-Mead搜索算法找到使最小化的A0,Φ0,则相应的
5.时间交织ADC,包括M个子ADC,所述M个子ADC工作在时间交织模式下,其输出信号为x[n],其特征在于,还包括拟合模
...【技术特征摘要】
1.时间交织adc失配校正方法,其特征在于,包括如下步骤:
2.根据权利要求1所述的时间交织adc失配校正方法,其特征在于,所述输入信号为正弦信号。
3.根据权利要求2所述的时间交织adc失配校正方法,其特征在于,所述拟合信号为正弦拟合信号,其表达式为:
4.根据权利要求3所述的时间交织adc失配校正方法,其特征在于,定义误差函数为通过nelder-mead搜索算法找到使最小化的a0,φ0,则相应的
5.时间交织adc,包括m个子adc,所述m个子adc工作在...
【专利技术属性】
技术研发人员:秦岭,
申请(专利权)人:成都华微电子科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。