当前位置: 首页 > 专利查询>之江实验室专利>正文

一种软件定义实时计算微处理结构和方法技术

技术编号:42030956 阅读:22 留言:0更新日期:2024-07-16 23:19
本发明专利技术涉及工业实时数据处理领域,具体涉及一种软件定义实时计算微处理结构和方法。该结构包含了4个可配置计算计算单元与两个数据加减选择模块,共同构成2级可拆分可组合的实时计算微结构。通过配置该结构中的寄存器、操作码,既可以实时地并行处理4路工业现场数据在阈值比较、倍数放大、偏置计算等简单运算,又可以通过组合的方式实现组合方程、坐标变换等复杂运算,在实现数据实时处理的同时,保证了灵活性。

【技术实现步骤摘要】

本专利技术涉及工业实时数据处理领域,具体涉及一种软件定义实时计算微处理结构和方法


技术介绍

1、伴随着工业互联网/工业4.0的广泛推进,高速离散工业对底层工业基础设施,寄出网络提出了更高的要求和需求,具体表现为更快的处理速度,更实时敏感的感知闭环控制。在工业领域,时间敏感网络作为下一代工业网络的演进方向业内已经基本形成共识。时间敏感网络的重点是对当前的二层以太网络进行特性增强,为特定的业务流量提供确定时延的网络传输。

2、然而,上述的解决方案依然停留在协议报文的传输层次,在工业数据实时处理、现场仪表实时监控反馈等层面仍有差距,具体表现为在硬件底层缺少灵活可定义的实时计算微处理结构与单元。


技术实现思路

1、针对现有的现场工业数据实时处理、现场仪表实时监控反馈等迫切需求,本法明提出一种软件定义的实时计算微处理架构,该微处理架构能够实现工业现场数据的节拍级的实时处理,通过软件定义能够实现多粒度的边缘计算模式,在确保实时性的同时提升了数据处理的灵活性,其具体技术方案如下:

<p>2、一种软件定义本文档来自技高网...

【技术保护点】

1.一种软件定义实时计算微处理结构,由相互连接的四个可配置计算单元与两个数据加减选择模块组成4路16比特输入、4路32比特输出的计算结构,其特征在于:所述四个可配置计算单元分别为0号可配置计算单元、1号可配置计算单元、2号可配置计算单元、3号可配置计算单元,所述两个数据加减选择模块分别为0号数据加减选择模块、1号数据加减选择模块,所述可配置计算单元设有2路16比特数据输入、1个16比特寄存器、4比特配置通道、1路32比特输入,所述数据加减选择模块设有2路32比特数据输入、2比特配置通道、1路32比特输入;所述0号可配置计算单元和1号可配置计算单元的32比特输出作为0号数据加减选择模块的输...

【技术特征摘要】

1.一种软件定义实时计算微处理结构,由相互连接的四个可配置计算单元与两个数据加减选择模块组成4路16比特输入、4路32比特输出的计算结构,其特征在于:所述四个可配置计算单元分别为0号可配置计算单元、1号可配置计算单元、2号可配置计算单元、3号可配置计算单元,所述两个数据加减选择模块分别为0号数据加减选择模块、1号数据加减选择模块,所述可配置计算单元设有2路16比特数据输入、1个16比特寄存器、4比特配置通道、1路32比特输入,所述数据加减选择模块设有2路32比特数据输入、2比特配置通道、1路32比特输入;所述0号可配置计算单元和1号可配置计算单元的32比特输出作为0号数据加减选择模块的输入,所述2号可配置计算单元和3号可配置计算单元的32比特输出作为1号数据加减选择模块的输入,所述0号可配置计算单元、1号可配置计算单元与2号可配置单元、3号可配置单元分别各自共享一路16比特数据输入。

2.如权利要求1所述的一种软件定义实时计算微处理结构,其特征在于,所述可配置计算单元根据4比特配置通道操作码的不同,把两路16比特数据输入和1个16比特寄存器作为操作数,完成多种运算操作,并输出32比特数据输出。

3.如权利要求1所述的一种软件定义实时计算微处理结构,其特征在于,所述可配置计算单元的16比特寄存器和4比特配置通道的操作码根据业务配置后,在流水式计算过程中保持不变。

4.如权利要求1所...

【专利技术属性】
技术研发人员:李顺斌王伟豪张汝云
申请(专利权)人:之江实验室
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1