反相器电路、栅极驱动电路和显示装置制造方法及图纸

技术编号:41993933 阅读:18 留言:0更新日期:2024-07-12 12:19
本申请提供一种反相器电路、栅极驱动电路和显示装置。反相器电路包括反相信号输出端、第一晶体管和第二晶体管。第一晶体管的第一连接端接收第一低电平电压,第一晶体管的第二连接端与反相信号输出端电连接,第一晶体管的控制端接收输入信号。第二晶体管的第一连接端和第一控制端均接收高电平电压,第二晶体管的第二连接端与反相信号输出端电连接。在输入信号为低电平时,第一晶体管断开,第二晶体管导通,使得反相信号输出端输出高电平信号。在输入信号为高电平时,第一晶体管导通,第二晶体管响应于第二控制端接收到的第一控制电压而输出第一导通电流,使得反相信号输出端输出低电平信号。第二晶体管输出的第一导通电流跟随第一控制电压变化。

【技术实现步骤摘要】

本申请涉及显示,尤其涉及一种反相器电路、栅极驱动电路和显示装置


技术介绍

1、目前,阵列基板上控制端驱动集成(gate driven on array,goa)技术在成本和功能性上相对于控制端覆晶薄膜技术(gate chip on film,gate cof)具备很大优势,因此成为了各面板厂开发的重点方向。

2、现有技术中,通过在goa单元中设置反相器电路,采用反相器电路实现pu节点电平的下拉维持。但是,由于现有的反相器电路在下拉pu节点电平时会在vgh与vgl之间产生贯穿电流,尤其当阵列单元增加,比如达到1000级以上时,累积的贯穿电流将影响vgh与vgl的电压准位并且导致屏体过度发热。


技术实现思路

1、有鉴于此,本申请的主要目的在于提出反相器电路、栅极驱动电路和显示装置,旨在解决现有的goa单元中的贯穿电流过大影响vgh与vgl的电压准位并且导致屏体过度发热的问题。

2、为实现上述目的,本申请的第一方面提供一种反相器电路,所述反相器电路包括反相信号输出端、第一晶体管以及第二晶体本文档来自技高网...

【技术保护点】

1.一种反相器电路,其特征在于,包括:

2.如权利要求1所述的反相器电路,其特征在于,所述反相器电路还包括调节子电路,所述调节子电路包括控制端、控制电压输出端,所述调节子电路的控制端用于接收所述输入信号,所述调节子电路的控制电压输出端与所述第二晶体管的第二控制端电连接;所述调节子电路响应于处于高电平的输入信号而向所述第二晶体管的第二控制端输出所述第一控制电压。

3.如权利要求2所述的反相器电路,其特征在于,所述调节子电路包括第三晶体管,所述第三晶体管包括控制端、第一连接端以及第二连接端,所述第三晶体管的控制端为所述调节子电路的控制端,所述第三晶体管的第二连接端用于...

【技术特征摘要】

1.一种反相器电路,其特征在于,包括:

2.如权利要求1所述的反相器电路,其特征在于,所述反相器电路还包括调节子电路,所述调节子电路包括控制端、控制电压输出端,所述调节子电路的控制端用于接收所述输入信号,所述调节子电路的控制电压输出端与所述第二晶体管的第二控制端电连接;所述调节子电路响应于处于高电平的输入信号而向所述第二晶体管的第二控制端输出所述第一控制电压。

3.如权利要求2所述的反相器电路,其特征在于,所述调节子电路包括第三晶体管,所述第三晶体管包括控制端、第一连接端以及第二连接端,所述第三晶体管的控制端为所述调节子电路的控制端,所述第三晶体管的第二连接端用于接收第二低电平电压,所述第三晶体管的第一连接端为所述调节子电路的控制电压输出端;所述第三晶体管响应于处于低电平的输入信号而断开,以及响应于处于高电平的输入信号而导通,并通过第一连接端向所述第二晶体管的第二控制端输出所述第一控制电压;其中,所述第一控制电压为所述第二低电平电压。

4.如权利要求3所述的反相器电路,其特征在于,所述第一低电平电压和所述第二低电平电压相等;所述反相器电路还包括第一电压端和第二电压端;所述第一电压端与所述第二晶体管的第一连接端和第一控制端均电连接,且用于向所述第二晶体管的第一连接端和第一控制端输出所述高电平电压;所述第二电压端与所述第一晶体管的第二连接端、所述第三晶体管的第二连接端均电连接,且用于向所述第一晶体管的第二连...

【专利技术属性】
技术研发人员:袁鑫周秀峰陈晨叶利丹
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1