一种大功率并联变频器环流抑制方法技术

技术编号:41876912 阅读:26 留言:0更新日期:2024-07-02 00:29
本发明专利技术的大功率并联变频器环流抑制方法,以一个逆变单元为基准逆变单元,逐次分析出其它N‑1个逆变单元与基准逆变单元驱动负载运行时,使得其它逆变单元的交流有效值与基准逆变单元的交流有效值的差为零时,PWM发波所需增加或减少的脉宽数值,N‑1个逆变单元所需增加或减少的脉宽数值作为变频器出厂时的环流抑制参数;变频器运行时,利用环流抑制参数来调整相应PWM发波以避免不同逆变单元之间环流的产生。本发明专利技术的环流抑制方法,实现了抑制不同逆变单元模块驱动回路以及开关器件不一致所导致的环流问题,同时可以大大减小变频器单元并机均流电抗的感抗和体积,提高了大功率变频器并机时刻不同单元输出电压的一致性。

【技术实现步骤摘要】

本专利技术涉及一种变频器环流抑制方法,更具体的说,尤其涉及一种大功率并联变频器环流抑制方法


技术介绍

1、常用的大功率变频器扩容系统采用直流母线直接并联的方案,对于逆变系统而言,共直流母线最大的优点是仅需并联的两逆变器驱动信号一致,即可保持输出电压矢量相等,对于减小环流的产生起到了较好的作用。对于共直流母线的多并联逆变系统而言,其输出三相电压主要由pwm 驱动信号来驱动功率开关器件得到,而pwm 驱动信号由控制系统中的载波和调制信号共同得到。因此,只有当两台并联的逆变器这些环节完全一致时,才能得到相等的输出电压矢量。

2、环流产生的主要原因分为如下两类:硬件上,两台并联的变频器模块逆变侧驱动回路参数有差异、功率开关器件性能不一致以及逆变器输出电感参数不一致等都会导致环流的产生。比如电路中用于增强驱动功率器件能力的隔离光耦延时时间不一致时,两台并联变频器同位置的功率器件开管、关管时刻不一样,输出电压就会有差别,进而产生环流。软件上,当多台并联的变频器各自的pwm 驱动信号不一致时,具体而言是当载波或调制波不完全一致时也会产生环流。

本文档来自技高网...

【技术保护点】

1.一种大功率并联变频器环流抑制方法,大功率并联变频器包括直流母线(1)、N个逆变单元(2)和控制电路,N个逆变单元的输入端均接于直流母线上,N个逆变单元以并联方式驱动负载(4),每个逆变单元的输出端均设置有均流电抗器(3),控制电路用于控制变频器的运行;控制电路由主控板(5)和N个单元板(6)构成,N个单元板分别对N个逆变单元进行信号采样和PWM控制,主控板中设置有经并口相连接的主控FPGA(7)和主控DSP(8),单元板中设置有单元FPGA(9),每个FPGA均通过光纤与主控FPGA通信连接;其特征在于,大功率并联变频器环流抑制方法为:以一个逆变单元为基准逆变单元,逐次分析出其它N-...

【技术特征摘要】

1.一种大功率并联变频器环流抑制方法,大功率并联变频器包括直流母线(1)、n个逆变单元(2)和控制电路,n个逆变单元的输入端均接于直流母线上,n个逆变单元以并联方式驱动负载(4),每个逆变单元的输出端均设置有均流电抗器(3),控制电路用于控制变频器的运行;控制电路由主控板(5)和n个单元板(6)构成,n个单元板分别对n个逆变单元进行信号采样和pwm控制,主控板中设置有经并口相连接的主控fpga(7)和主控dsp(8),单元板中设置有单元fpga(9),每个fpga均通过光纤与主控fpga通信连接;其特征在于,大功率并联变频器环流抑制方法为:以一个逆变单元为基准逆变单元,逐次分析出其它n-1个逆变单元与基准逆变单元驱动负载...

【专利技术属性】
技术研发人员:陈凯万京马彦兵陈杰胡超田其金张兵郑维泽
申请(专利权)人:新风光苏州技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1