一种基于锁存器的小容量数据缓存器及芯片制造技术

技术编号:41843697 阅读:28 留言:0更新日期:2024-06-27 18:23
本发明专利技术提供一种基于锁存器的小容量数据缓存器及芯片。所述数据缓存器包括N个锁存模块、N选一选择器和二选一选择器;每一锁存模块包括地址数据处理单元、非门、或门、与门以及锁存器。本发明专利技术是一种基于锁存器(latch)搭建小容量(低于128byte)的具有置位和复位功能的缓存(buffer),降低了面积和功耗,从而满足小型asic和soc芯片的超低功耗和面积要求。

【技术实现步骤摘要】

本专利技术涉及缓存,特别涉及一种基于锁存器的小容量数据缓存器。


技术介绍

1、缓存(buffer)一直是asic和soc芯片必要的组成部分,用于不同时钟域的数据同步或数据暂存。

2、asic和soc芯片中经常会遇到在接收到数据后,系统并不马上去处理接收的数据而是等待接收完一整段数据后再对数据做处理的情况,这时候就需要在芯片内部设计一个数据存储器将接收到的数据保存下来以作后续使用。通常比较大的数据缓存器可采用foundry提供的sram ip,比较小的缓存器则采用寄存器或锁存器latch去实现。

3、因此,提供一种满足小型asic和soc芯片的超低功耗和面积要求的小容量数据缓存器是一项亟待解决的问题。


技术实现思路

1、本专利技术的目的是提供一种基于锁存器的小容量数据缓存器,可以降低整个数据缓存器的面积和功耗。

2、为了实现以上目的,本专利技术通过以下技术方案实现:

3、一种基于锁存器的小容量数据缓存器,包括:

4、n个锁存模块、n选一选择器和二选一选本文档来自技高网...

【技术保护点】

1.一种基于锁存器的小容量数据缓存器,其特征在于,包括:

2.如权利要求1所述的基于锁存器的小容量数据缓存器,其特征在于,所述清除信号Clr、片选信号Cen、写使能信号Wen均为低电平有效。

3.如权利要求2所述的基于锁存器的小容量数据缓存器,其特征在于,当清除信号Clr为0时,所有锁存模块中锁存器的控制端En为0,将输入数据Din的值锁存到锁存器的输出端Q,当输入数据Din的值为0时实现复位,当输入数据Din为1时实现置位。

4.如权利要求1所述的基于锁存器的小容量数据缓存器,其特征在于,所述二选一选择器的第二输入端用于接收1‘b0信号。

...

【技术特征摘要】

1.一种基于锁存器的小容量数据缓存器,其特征在于,包括:

2.如权利要求1所述的基于锁存器的小容量数据缓存器,其特征在于,所述清除信号clr、片选信号cen、写使能信号wen均为低电平有效。

3.如权利要求2所述的基于锁存器的小容量数据缓存器,其特征在于,当清除信号clr为0时,所有锁存模块中锁存器的控制端en为0,将输入数据din的值锁存到锁存器的输出端q,当输入数据din的值为0时实现复位,当输入数据din为1时实现置位。

4.如权利要求1所述的基于锁存器的小容量数据缓...

【专利技术属性】
技术研发人员:张若彤
申请(专利权)人:聚辰半导体股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1