【技术实现步骤摘要】
本专利技术涉及频率源,尤其是涉及一种频率合成器及其规避整数倍边界杂散的方法。
技术介绍
1、pll其实就是锁相环路,简称为锁相环。许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。但锁相环存在整数边界杂散,会影响通信系统信号质量,降低通信系统信噪比。
2、针对仅使用锁相环存在的问题,后面有了新的解决措施,就是使用直接数字频率合成器(dds)或者dds+pll的方式来实现。本振频率不是很高的情况下,可以使用dds+倍频器来实现,dds可以输出连续的较纯净的点频信号,再结合倍频器,在一定频率范围内,可以实现本振连续可调。但对参考的相噪恶化太多,本振频率较高的情况下,本振相噪很难满足要求。而且,dds成本相对较高,控制比较复杂。
技术实现思路
1、为了解决上述
技术介绍
中提出的技术缺陷,本专利技术的目的是提供一种频率合成器及其规避整数倍边界杂散的方法。
2、为了实现上述目的,本专利技术采用如下技术方案:
3、一种
...【技术保护点】
1.一种频率合成器(1),其特征在于,包括用于输出参考信号的参考单元(11),第一锁相环(12)、第二锁相环(13)并列设置于所述参考单元(11)的输出端与所述混频单元(14)的输入端之间;所述第一锁相环(12)与所述第二锁相环(13)均用于调节对应输入信号的小数分频的频率,且所述第一锁相环(12)与所述第二锁相环(13)的调节频率量相异设置;所述混频单元(14)用于将所述第一锁相环(12)的输出信号、所述第二锁相环(13)的输出信号进行混频后馈入本振单元(16),所述本振单元(16)用于输出下变频信号。
2.根据权利要求1所述的频率合成器(1),其特征在
...【技术特征摘要】
1.一种频率合成器(1),其特征在于,包括用于输出参考信号的参考单元(11),第一锁相环(12)、第二锁相环(13)并列设置于所述参考单元(11)的输出端与所述混频单元(14)的输入端之间;所述第一锁相环(12)与所述第二锁相环(13)均用于调节对应输入信号的小数分频的频率,且所述第一锁相环(12)与所述第二锁相环(13)的调节频率量相异设置;所述混频单元(14)用于将所述第一锁相环(12)的输出信号、所述第二锁相环(13)的输出信号进行混频后馈入本振单元(16),所述本振单元(16)用于输出下变频信号。
2.根据权利要求1所述的频率合成器(1),其特征在于,所述混频单元(14)基于所述第一锁相环(12)的输出信号、所述第二锁相环(13)的输出信号进行相加处理。
3.根据权利要求1所述的频率合成器(1),其特征在于,所述频率合成器(1)还包括滤波器(15),所述滤波器(15)与所述混频单元(14)的输出端连...
【专利技术属性】
技术研发人员:葛伟杰,
申请(专利权)人:佛山元微电子有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。