一种近似乘法器任意截断位宽下补偿电路设计方法技术

技术编号:41746614 阅读:28 留言:0更新日期:2024-06-21 21:32
本发明专利技术属于集成电路技术领域,具体涉及一种近似乘法器任意截断位宽下补偿电路设计方法。在本发明专利技术中,根据输入均匀分布下的基‑4Booth乘法器的部分积期望建立误差模型。该误差模型可以其可以总结出在对近似乘法器的截断设计中截断位宽与均值误差期望的步进关系,根据这种步进关系以及低截断位宽下的均值误差期望,可以得出任意截断位宽下的均值误差。然后设计三种近似压缩器,以一种近似压缩器的误差期望满足步进关系,并用三种近似压缩器的组合对低截断位宽下完成初步补偿,然后根据步进关系提出一种对于任意截断位宽补偿电路设计方案。

【技术实现步骤摘要】

本专利技术属于集成电路,具体涉及一种基于近似压缩器的对任意截断位宽下的近似二进制乘法器设计方法。


技术介绍

1、传统精确计算虽可靠,但在处理大规模数据时显得力不从心,能耗高、效率低,这使得计算效率和资源利用成为关键问题。在这种情况下,近似计算显得尤为重要。近似计算允许在计算过程中引入一定的误差,以换取更高的计算效率和更低的资源消耗。近似计算的核心在于平衡计算精度与效率之间的关系。通过适度放宽精度要求,近似计算能够在保证应用需求得到满足的同时,显著降低计算的复杂性和冗余度。

2、近似计算作为一种可以提高计算效率并减少资源消耗的设计手段。近年来,近似计算在国内外都受到了广泛的关注和研究。相比较于加法器,乘法器由于其消耗资源更多,结构也更为复杂,因此乘法器是运算单元电路的主要设计瓶颈,在硬件实现层面,对乘法器的近似设计是研究的重点之一。

3、乘法器的电路结构通常分为三个部分,分别是部分积生成电路,部分积压缩电路和最后一级加法器。在部分积压缩过程中,截断补偿近似设计方法有效的减少了部分积的数量,从而减小了乘法器硬件规模,在近似设计过程中,截本文档来自技高网...

【技术保护点】

1.一种近似乘法器任意截断位宽下补偿电路设计方法,其特征在于包括:

【技术特征摘要】

1.一种近似乘法器任意截断位宽下补...

【专利技术属性】
技术研发人员:孙传铭贺雅娟张竣朋
申请(专利权)人:电子科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1