一种减小主LDO切换到低功耗LDO时下冲的电路制造技术

技术编号:41722737 阅读:39 留言:0更新日期:2024-06-19 12:47
本发明专利技术公开一种减小主LDO切换到低功耗LDO时下冲的电路,主LDO和低功耗LDO共用同一输出,所述主LDO的输入端与低功耗LDO的第一输入端相连至同一主参考电压源,所述低功耗LDO的第二输入端连接至低功耗参考电压源;所述主LDO和低功耗LDO的输入端连接点与主参考电压源之间设有第一开关和延迟支路,在主LDO切换到低功耗LDO时,第一开关断开,延迟支路启动,以使主LDO在延迟预设时间后完全关断。本发明专利技术通过延迟开关策略结构,利用较小的电路成本,减小了主LDO和低功耗LDO在共用同一输出时,在正常工作模式切换到低功耗工作模式时的输出下冲。

【技术实现步骤摘要】

本专利技术属于半导体设计领域,更具体地,涉及一种主ldo与低功耗ldo输出共用,在由正常工作模式进入低功耗模式时,主ldo工作切换到低功耗ldo工作时输出产生下冲的减小方法。


技术介绍

1、ldo的应用主要是为功能模块提供稳定的电源电压,ldo的输出下冲会导致以ldo输出为电源电压的模块功能异常,无法满足正常工作需求。

2、目前,大多数设计中,主ldo与低功耗ldo是两个独立的模块,存在两个独立的反馈环路与输出端口,当由工作模式进入低功耗模式时,只需要先使能低功耗ldo,再关闭主ldo即可实现切换,两输出互不干扰。还有一部分设计在ldo输出采用较大片外电容来应对输出下冲的问题。

3、若采用主ldo与低功耗ldo两个独立的输出端口,则需要两路独立的反馈环路,也需要独立的两组补偿,提高电路复杂度,同时也会增加芯片面积;而采用片外电容,将会使芯片增加一个pad,不仅增加面积,同时增加esd风险。


技术实现思路

1、为克服上述现有技术的不足,本专利技术提供一种减小主ldo切换到低功耗ldo时下本文档来自技高网...

【技术保护点】

1.一种减小主LDO切换到低功耗LDO时下冲的电路,其中,主LDO和低功耗LDO共用同一输出,其特征在于,所述主LDO的输入端与低功耗LDO的第一输入端相连至同一主参考电压源,所述低功耗LDO的第二输入端连接至低功耗参考电压源;所述主LDO和低功耗LDO的输入端连接点与主参考电压源之间设有第一开关和延迟支路,在主LDO切换到低功耗LDO时,第一开关断开,延迟支路启动,以使主LDO在延迟预设时间后完全关断。

2.根据权利要求1所述一种减小主LDO切换到低功耗LDO时下冲的电路,其特征在于,所述主参考电压源输出的主参考电压与低功耗参考电压源输出的低功耗参考电压在数值上相等,且低功...

【技术特征摘要】

1.一种减小主ldo切换到低功耗ldo时下冲的电路,其中,主ldo和低功耗ldo共用同一输出,其特征在于,所述主ldo的输入端与低功耗ldo的第一输入端相连至同一主参考电压源,所述低功耗ldo的第二输入端连接至低功耗参考电压源;所述主ldo和低功耗ldo的输入端连接点与主参考电压源之间设有第一开关和延迟支路,在主ldo切换到低功耗ldo时,第一开关断开,延迟支路启动,以使主ldo在延迟预设时间后完全关断。

2.根据权利要求1所述一种减小主ldo切换到低功耗ldo时下冲的电路,其特征在于,所述主参考电压源输出的主参考电压与低功耗参考电压源输出的低功耗参考电压在数值上相等,且低功耗参考电压自上电开始一直存在。

3.根据权利要求1所述一种减小主ldo切换到低功耗ldo时下冲的电路,其特征在于,所述主ldo和低功耗ldo在参考电压准备就绪后一直处于工作状态,在进入正常工作模式后,低功耗ldo不工作。

4.根据...

【专利技术属性】
技术研发人员:张宝娣
申请(专利权)人:武汉芯必达微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1