一种基于FPGA的多路并行信号处理系统与方法技术方案

技术编号:41554383 阅读:19 留言:0更新日期:2024-06-06 23:40
本发明专利技术公开了一种基于FPGA的多路并行信号处理系统与方法,属于测试技术领域,本发明专利技术系统包括多个信号处理单元、多个时钟整形单元、参考时基单元和主处理单元;多个信号处理单元和主处理单元之间通过通讯总线连接,参考时基单元和多个时钟整形单元之间通过线路连接,信号处理单元和时钟整形单元之间通过线路连接。本发明专利技术系统本身产生校准信号,无需外部硬件支持;采样时钟和中频信号时钟来源一致,保证信号相对关系稳定;自动校准机制,可补偿信号沿重叠时的误差。

【技术实现步骤摘要】

本专利技术属于测试,具体涉及一种基于fpga的多路并行信号处理系统与方法。


技术介绍

1、多端口器件具有种类繁多、测试复杂、网络特性参数测试精确度要求高等特点。为满足不同测试需求,多端口测试仪器主要划分为两种体制,一种是基于矢量网络分析仪和开关矩阵构建系统后进行多端口网络测试,另一种是基于多源多接收机体制构建一体化的多端口矢量网络分析仪。基于矢量网络分析仪和开关矩阵的方案优点是在已有的仪器基础上快速构成测试方案,缺点是动态范围不高、测试速度慢、无多源并行激励、测量接口受限等;基于多端口同时激励与同时接收体制的矢量网络分析仪,可并行测试全部端口,测量速度快、数据吞吐量大,可测有源和无源器件,因此测试应用场景更加广泛。多端口相位相关的并行激励与并行接收是此类多端口矢网的核心。

2、多路并行信号之间的同步可通过共时基或者gps类的时钟同步方式实现。然而多个电路板共时基时仅能同步到时机的时钟周期上,若多路数据处理的时钟周期小于时基周期,各路数据处理时钟的线长将会影响实际的数据处理时刻,导致多路数据处理时相位出现畸变;如果数字处理前通道上的某个器件的稳定本文档来自技高网...

【技术保护点】

1.一种基于FPGA的多路并行信号处理系统,其特征在于:包括多个信号处理单元、多个时钟整形单元、参考时基单元和主处理单元;多个信号处理单元和主处理单元之间通过通讯总线连接,参考时基单元和多个时钟整形单元之间通过线路连接,信号处理单元和时钟整形单元之间通过线路连接;

2.根据权利要求1所述的基于FPGA的多路并行信号处理系统,其特征在于:信号处理单元,包括多个信号输入及调理模块、多个AD转换模块、1个FPGA以及1个时钟分发模块;信号输入及调理模块、AD转换模块、FPGA通过线路依次连接,时钟整形单元和时钟分发模块通过线路连接,时钟分发模块分别与AD转换模块、FPGA通过线路连...

【技术特征摘要】

1.一种基于fpga的多路并行信号处理系统,其特征在于:包括多个信号处理单元、多个时钟整形单元、参考时基单元和主处理单元;多个信号处理单元和主处理单元之间通过通讯总线连接,参考时基单元和多个时钟整形单元之间通过线路连接,信号处理单元和时钟整形单元之间通过线路连接;

2.根据权利要求1所述的基于fpga的多路并行信号处理系统,其特征在于:信号处理单元,包括多个信号输入及调理模块、多个ad转换模块、1个fpga以及1个时钟分发模块;信号输入及调理模块、ad转换模块、fpga通过线...

【专利技术属性】
技术研发人员:刘丹袁国平杨明飞李明太曹志英李树彪曹雪梅
申请(专利权)人:中电科思仪科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1