用于集成电路的寻址制造技术

技术编号:41536984 阅读:29 留言:0更新日期:2024-06-03 23:15
公开了一种集成电路的寻址的方法,该方法包括使用与波束赋形器集成电路相关联的控制接口来确定信号将被提供给波束赋形器集成电路,在至少一个存储器内识别波束赋形器集成电路的唯一地址,其中波束赋形器集成电路基于波束赋形器集成电路的地址引脚的置位状态来知晓自身的唯一地址,其中地址引脚的置位状态是至少三个可用的置位状态中的一个置位状态,置位状态被提供以作为电耦合至波束赋形器集成电路的三个逻辑缓冲器的输入,并且使用生成唯一地址的逻辑编码器来组合来自三个逻辑缓冲器的输出;以及使用唯一地址来向波束赋形器集成电路提供信号。

【技术实现步骤摘要】

以下示例实施例涉及集成电路。


技术介绍

1、无线通信网络和许多其他技术(诸如雷达),可以利用有源相控阵天线。例如,有源相控阵天线可以被用于通信系统(例如,下一代卫星通信(satcom)以及毫米波第五代(5g)通信系统和第六代(6g)通信系统)。有源相控阵天线可以包括布置在载板(例如,印刷电路板(pcb))上的多个天线元件,采用1维或2维(2-d)配置,并且可以实现波束赋形、波束控制和其他信号操作和操纵。每个天线元件可以经由有源元件(例如,信道)来供电和/或控制。多个有源元件可以被组合以形成具有数字控制接口的波束赋形器集成电路。


技术实现思路

1、对于本公开的各种实施例寻求的保护范围由独立权利要求规定。本说明书中描述的不属于独立权利要求范围的示例实施例和特征(如果有的话)将被解释为有助于理解本公开的各种实施例的示例。

2、根据第一方面,提供了一种装置,该装置包括用于以下各项的部件:使用与波束赋形器集成电路相关联的控制接口来确定信号将被提供给波束赋形器集成电路;在至少一个存储器内识别波束赋形器集成电路本文档来自技高网...

【技术保护点】

1.一种用于有源相控阵天线的系统,所述系统包括:

2.根据权利要求1所述的系统,其中所述至少三个可用的置位状态包括至少一个另外的可用的置位状态。

3.根据权利要求1所述的系统,其中所述至少三个可用的置位状态中的至少一个置位状态对应于第一输入电压,所述第一输入电压大于零(0)伏(V),所述至少三个可用的置位状态中的至少一个置位状态对应于电接地,所述至少三个可用的置位状态中的至少一个置位状态对应于第二输入电压,所述第二输入电压大于0V、并且小于所述第一输入电压。

4.根据权利要求2所述的系统,其中所述至少三个可用的置位状态中的至少一个置位状态对应于第一输入...

【技术特征摘要】

1.一种用于有源相控阵天线的系统,所述系统包括:

2.根据权利要求1所述的系统,其中所述至少三个可用的置位状态包括至少一个另外的可用的置位状态。

3.根据权利要求1所述的系统,其中所述至少三个可用的置位状态中的至少一个置位状态对应于第一输入电压,所述第一输入电压大于零(0)伏(v),所述至少三个可用的置位状态中的至少一个置位状态对应于电接地,所述至少三个可用的置位状态中的至少一个置位状态对应于第二输入电压,所述第二输入电压大于0v、并且小于所述第一输入电压。

4.根据权利要求2所述的系统,其中所述至少三个可用的置位状态中的至少一个置位状态对应于第一输入电压,所述第一输入电压大于零(0)伏(v),所述至少三个可用的置位状态中的至少一个置位状态对应于电接地,所述至少三个可用的置位状态中的至少一个置位状态对应于第二输入电压,所述第二输入电压大于0v、并且小于所述第一输入电压,并且其中,所述至少一个另外的可用的置位状态对应于第三输入电压,所述第三输入电压大于0v、并且小于所述第二输入电压。

5.根据权利要求1所述的系统,其中所述第一置位状态对应于所述第一地址引脚未被连接、或使用外部电阻器被拉至所述电接地电压。

6.根据权利要求1所述的系统,其中所述至少一个地址引脚被电耦合至第一逻辑缓冲器、第二逻辑缓冲器、以及第三逻辑缓冲器,并且其中,所述第一逻辑缓冲器、所述第二逻辑缓冲器和所述第三逻辑缓冲器接收所述至少一个地址引脚的所述一个置位状态作为输入,并且基于所述一个置位状态,所述第一逻辑缓冲器提供第一输出电压,所述第二逻辑缓冲器提供第二输出电压,以及所述第三逻辑缓冲区提供第三输出电压。

7.根据权利要求6所述的系统,其中所述第一输出电压、所述第二输出电压和所述第三输出电压被提供给第一逻辑编码器,所述第一逻辑编码器基于所述第一输出电压、所述第二输出电压和所述第三输出电压,提供第一唯一地址。

8.根据权利要...

【专利技术属性】
技术研发人员:M·塞伊吉纳
申请(专利权)人:诺基亚通信公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1