调整电路版图的方法及装置、设备、存储介质制造方法及图纸

技术编号:41480200 阅读:18 留言:0更新日期:2024-05-30 14:30
本公开实施例提供了一种调整电路版图的方法及装置、设备、存储介质,该方法包括:获取层次化的电路版图中的目标连线;基于所述电路版图的层次信息,确定在所述电路版图的各层次中与所述目标连线连接的各门级电路;确定每一所述门级电路内的晶体管级电路,以及每一所述晶体管级电路中晶体管的栅极的尺寸参数;基于所述晶体管的栅极的尺寸参数,确定所述目标连线对应的实际扇出比;根据所述实际扇出比与预期扇出比的大小关系调整所述电路版图。

【技术实现步骤摘要】

本公开涉及但不限于集成电路,尤其涉及一种调整电路版图的方法及装置、设备、存储介质


技术介绍

1、扇出比是指一个驱动器件直接驱动的负载器件的个数。在集成电路的设计中,驱动器件的扇出比是评估驱动器件与负载器件之间配合的合理性的一个重要指标。在集成电路的设计中,工程师需要对电路中各驱动器件的扇出比进行估计,并根据估计的扇出比对设计的电路版图进行调整。相关技术中,在进行集成电路的设计过程中,例如动态随机存取存储器(dynamic random accessmemory,dram)等的电路设计中,通常由工程师对电路中各驱动器件的扇出比进行人工估计。然而,随着集成电路的复杂程度越来越高、电路层次越来越多,估算电路中各驱动器件的扇出比的工作量会非常巨大,并且在存在改版等需求时,还要多次进行扇出比的估算,这会导致估算扇出比的人工成本巨大,并且对工程师的能力要求也会较高,从而导致电路设计的成本巨大。此外,大量的人工工作还可能会引入由于人工失误导致的错误,从而降低估计的扇出比的准确性,进而影响电路设计的合理性。


技术实现思路</b>

本文档来自技高网...

【技术保护点】

1.一种调整电路版图的方法,其特征在于,包括:

2.根据权利要求1所述的方法,其特征在于,所述与所述目标连线连接的各门级电路包括由所有与所述目标连线的输入端直接连接的门级电路构成的第一门级电路集合、以及由所有与所述目标连线的输出端直接连接的门级电路构成的第二门级电路集合,所述栅极的尺寸参数包括栅极面积;

3.根据权利要求2所述的方法,其特征在于,所述栅极的尺寸参数还包括栅极长度数值;所述方法还包括:

4.根据权利要求3所述的方法,其特征在于,所述预设类型的晶体管为P型MOS晶体管;所述基于所述栅极长度数值和预设参数,确定比率系数,包括:

5...

【技术特征摘要】

1.一种调整电路版图的方法,其特征在于,包括:

2.根据权利要求1所述的方法,其特征在于,所述与所述目标连线连接的各门级电路包括由所有与所述目标连线的输入端直接连接的门级电路构成的第一门级电路集合、以及由所有与所述目标连线的输出端直接连接的门级电路构成的第二门级电路集合,所述栅极的尺寸参数包括栅极面积;

3.根据权利要求2所述的方法,其特征在于,所述栅极的尺寸参数还包括栅极长度数值;所述方法还包括:

4.根据权利要求3所述的方法,其特征在于,所述预设类型的晶体管为p型mos晶体管;所述基于所述栅极长度数值和预设参数,确定比率系数,包括:

5.根据权利要求4所述的方法,其特征在于,所述基于所述最小栅极长度数值和预设参数,确定比率系数,包括:

6.根据权利要求5所述的方法,其特征在于,所述预设参数的取值范围为0.07至0.12,所述栅极长度数值为以微米为计量单位的数值。

7.根据权利要求2至6中任一项所述的方法,其特征在于,所述根据所述实际扇出比与预期扇出比的大小关系调整所述电路版图,包括以下至少之一:

8.根据权利要求7所述的方法,其特征在于,所述缓冲器件包括级联的偶数个反相器。

9.一种调整电路版图的装置,...

【专利技术属性】
技术研发人员:曹品赵康白黎
申请(专利权)人:长鑫存储技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1