System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 显示面板的驱动电路、显示面板及显示装置制造方法及图纸_技高网

显示面板的驱动电路、显示面板及显示装置制造方法及图纸

技术编号:41297218 阅读:8 留言:0更新日期:2024-05-13 14:45
本申请涉及一种显示面板的驱动电路、显示面板及显示装置。该驱动电路包括:多条栅线和时序控制器,驱动电路中设置有信号选择模块,信号选择模块分别与栅线G4n+2、栅线G4n+3以及所述时序控制器连接,n为大于或等于0的整数,信号选择模块用于在接收到时序控制器发出的双线栅功能选择信号时,交换栅线G4n+2与栅线G4n+3的输出,以使在时序控制器按照目标时序输出栅线扫描信号时,一次扫描到4n+1行和4n+2行,或者一次扫描到4n+3行和4n+4行,实现DLG功能。本申请通过信号选择模块来将栅线G4n+2与栅线G4n+3的输出进行交换,使得可以每两行扫描一次,实现双线栅功能,解决了data line的驱动电压必须在一帧中逐行变化导致长短手双栅极像素结构和现有时序无法实现双线栅功能的技术问题。

【技术实现步骤摘要】

本申请涉及显示面板,尤其涉及一种显示面板的驱动电路、显示面板及显示装置


技术介绍

1、dual-gate(双栅)驱动架构因其通过减少data line和源集成电路(source ic)的数量,加倍栅极门线数量,无需额外使用驱动ic,能够有效降低面板成本,因此目前已广泛应用于各类显示面板。然而,在现有的常用dual gate像素结构中,像素极性和data line的空间分布不均匀,会导致垂直方向的摇头纹及闪烁现象。此外,由于现有长短手dual gate像素结构的每个data line连接到不同颜色的像素,data line的驱动电压必须在一帧中逐行变化,当需要使用dlg(dual line gate,双线栅)功能时,现有时序便无法实现。

2、针对数据线的驱动电压必须在一帧中逐行变化导致长短手双栅极像素结构和现有时序无法实现双线栅功能的问题,目前尚未提出有效的解决方案。


技术实现思路

1、本申请提供了一种显示面板的驱动电路、显示面板及显示装置,以解决数据线的驱动电压必须在一帧中逐行变化导致长短手双栅极像素结构和现有时序无法实现双线栅功能的技术问题。

2、根据本申请实施例的一个方面,本申请提供了一种显示面板的驱动电路,包括多条栅线和时序控制器,所述驱动电路中设置有信号选择模块,所述信号选择模块分别与栅线g4n+2、栅线g4n+3以及所述时序控制器连接,n为大于或等于0的整数,所述信号选择模块用于在接收到所述时序控制器发出的双线栅功能选择信号时,交换所述栅线g4n+2与所述栅线g4n+3的输出。

3、可选地,所述信号选择模块包括第一晶体管和第二晶体管,所述第一晶体管的控制端与所述时序控制器连接,所述第一晶体管的第一端与所述栅线g4n+2的起始端连接,所述第一晶体管的第二端与所述栅线g4n+3连接,所述第二晶体管的控制端与所述时序控制器连接,所述第二晶体管的第一端与所述栅线g4n+3的起始端连接,所述第二晶体管的第二端与所述栅线g4n+2连接。

4、可选地,栅线g4n+1和栅线g4n+3、栅线g4n+2和栅线g4n+4交替打开,所述栅线g4n+1和所述栅线4n+3同时打开,所述栅线g4n+2和所述栅线g4n+4同时打开。

5、可选地,所述信号选择模块还包括第三晶体管和第四晶体管,所述第三晶体管的控制端与所述时序控制器连接,所述第三晶体管的第一端与所述栅线g4n+2的起始端连接,所述第三晶体管的第二端与所述栅线g4n+2连接以作为所述栅线g4n+2的一部分,所述第四晶体管的控制端与所述时序控制器连接,所述第四晶体管的第一端与所述栅线g4n+3的起始端连接,所述第四晶体管的第二端与所述栅线g4n+3连接以作为所述栅线g4n+3的一部分。

6、可选地,所述信号选择模块还用于在接收到所述时序控制器发出的普通显示选择信号时,保持所述栅线g4n+2与所述栅线g4n+3的原始输出,以使在所述时序控制器按照预设时序输出栅线扫描信号时,对栅线进行逐行扫描,所述预设时序包括栅线g4n+1、栅线g4n+2、栅线g4n+3以及栅线g4n+4依次打开。

7、可选地,所述驱动电路还包括多条源线、多条数据线以及多个tft管,所述多条源线竖向排布于像素阵列之间,每一条源线均与相邻的两列像素单元连接,同一行中相邻的两个像素分别与不同的栅线连接,与同一源线相连的同一行像素极性相同,任一列像素单元中相邻的像素的极性相反,所述源线通过所述tft管与多条数据线连接,所述tft管用于按照预设的数据映射关系选择相应的数据线输入到源线中。

8、可选地,所述时序控制器还用于:在普通显示时,按照第一数据映射关系向显示面板输出像素数据,所述第一数据映射关系为普通显示所需的源线数据与数据线数据间的数据映射关系。

9、可选地,所述时序控制器还用于:在双线栅功能显示时,按照第二数据映射关系向显示面板输出像素数据,所述第二数据映射关系为双线栅功能显示所需的源线数据与数据线数据间的数据映射关系。

10、根据本申请实施例的又一方面,本申请提供了一种显示面板,包括阵列基板、彩膜基板以及设置于所述阵列基板和所述彩膜基板之间的液晶层,所述阵列基板包括如上所述的驱动电路。

11、根据本申请实施例的又一方面,本申请提供了一种显示装置,包括背光模组以及上述的显示面板,背光模组设于阵列基板的背光侧,用于向显示面板提供光源。

12、本申请实施例提供的上述技术方案与相关技术相比具有如下优点:

13、本申请提供了一种显示面板的驱动电路,包括多条栅线和时序控制器,所述驱动电路中设置有信号选择模块,所述信号选择模块分别与栅线g4n+2、栅线g4n+3以及所述时序控制器连接,n为大于或等于0的整数,所述信号选择模块用于在接收到所述时序控制器发出的双线栅功能选择信号时,交换所述栅线g4n+2与所述栅线g4n+3的输出。本申请通过信号选择模块来将栅线g4n+2与栅线g4n+3的输出进行交换,使得可以每两行扫描一次,实现dlg功能,解决了数据线的驱动电压必须在一帧中逐行变化导致长短手双栅极像素结构和现有时序无法实现双线栅功能的技术问题。

本文档来自技高网...

【技术保护点】

1.一种显示面板的驱动电路,包括多条栅线和时序控制器,其特征在于,所述驱动电路中设置有信号选择模块,所述信号选择模块分别与栅线G4n+2、栅线G4n+3以及所述时序控制器连接,n为大于或等于0的整数,所述信号选择模块用于在接收到所述时序控制器发出的双线栅功能选择信号时,交换所述栅线G4n+2与所述栅线G4n+3的输出。

2.根据权利要求1所述的显示面板的驱动电路,其特征在于,所述信号选择模块包括第一晶体管和第二晶体管,所述第一晶体管的控制端与所述时序控制器连接,所述第一晶体管的第一端与所述栅线G4n+2的起始端连接,所述第一晶体管的第二端与所述栅线G4n+3连接,所述第二晶体管的控制端与所述时序控制器连接,所述第二晶体管的第一端与所述栅线G4n+3的起始端连接,所述第二晶体管的第二端与所述栅线G4n+2连接。

3.根据权利要求2所述的显示面板的驱动电路,其特征在于,栅线G4n+1和栅线G4n+3、栅线G4n+2和栅线G4n+4交替打开,所述栅线G4n+1和所述栅线4n+3同时打开,所述栅线G4n+2和所述栅线G4n+4同时打开。

4.根据权利要求1所述的显示面板的驱动电路,其特征在于,所述信号选择模块还包括第三晶体管和第四晶体管,所述第三晶体管的控制端与所述时序控制器连接,所述第三晶体管的第一端与所述栅线G4n+2的起始端连接,所述第三晶体管的第二端与所述栅线G4n+2连接以作为所述栅线G4n+2的一部分,所述第四晶体管的控制端与所述时序控制器连接,所述第四晶体管的第一端与所述栅线G4n+3的起始端连接,所述第四晶体管的第二端与所述栅线G4n+3连接以作为所述栅线G4n+3的一部分。

5.根据权利要求4所述的显示面板的驱动电路,其特征在于,所述信号选择模块还用于在接收到所述时序控制器发出的普通显示选择信号时,保持所述栅线G4n+2与所述栅线G4n+3的原始输出,以使在所述时序控制器按照预设时序输出栅线扫描信号时,对栅线进行逐行扫描,所述预设时序包括栅线G4n+1、栅线G4n+2、栅线G4n+3以及栅线G4n+4依次打开。

6.根据权利要求1至5任一所述的显示面板的驱动电路,其特征在于,所述驱动电路还包括多条源线、多条数据线以及多个TFT管,所述多条源线竖向排布于像素阵列之间,每一条源线均与相邻的两列像素单元连接,同一行中相邻的两个像素分别与不同的栅线连接,与同一源线相连的同一行像素极性相同,任一列像素单元中相邻的像素的极性相反,所述源线通过所述TFT管与多条数据线连接,所述TFT管用于按照预设的数据映射关系选择相应的数据线输入到源线中。

7.根据权利要求6所述的显示面板的驱动电路,其特征在于,所述时序控制器还用于:在普通显示时,按照第一数据映射关系向显示面板输出像素数据,所述第一数据映射关系为普通显示所需的源线数据与数据线数据间的数据映射关系。

8.根据权利要求6所述的显示面板的驱动电路,其特征在于,所述时序控制器还用于:在双线栅功能显示时,按照第二数据映射关系向显示面板输出像素数据,所述第二数据映射关系为双线栅功能显示所需的源线数据与数据线数据间的数据映射关系。

9.一种显示面板,包括阵列基板、彩膜基板以及设置于所述阵列基板和所述彩膜基板之间的液晶层,其特征在于,所述阵列基板包括如权利要求1至8任一所述的驱动电路。

10.一种显示装置,其特征在于,包括背光模组以及如权利要求9所述的显示面板,所述背光模组设于所述阵列基板的背光侧,用于向所述显示面板提供光源。

...

【技术特征摘要】

1.一种显示面板的驱动电路,包括多条栅线和时序控制器,其特征在于,所述驱动电路中设置有信号选择模块,所述信号选择模块分别与栅线g4n+2、栅线g4n+3以及所述时序控制器连接,n为大于或等于0的整数,所述信号选择模块用于在接收到所述时序控制器发出的双线栅功能选择信号时,交换所述栅线g4n+2与所述栅线g4n+3的输出。

2.根据权利要求1所述的显示面板的驱动电路,其特征在于,所述信号选择模块包括第一晶体管和第二晶体管,所述第一晶体管的控制端与所述时序控制器连接,所述第一晶体管的第一端与所述栅线g4n+2的起始端连接,所述第一晶体管的第二端与所述栅线g4n+3连接,所述第二晶体管的控制端与所述时序控制器连接,所述第二晶体管的第一端与所述栅线g4n+3的起始端连接,所述第二晶体管的第二端与所述栅线g4n+2连接。

3.根据权利要求2所述的显示面板的驱动电路,其特征在于,栅线g4n+1和栅线g4n+3、栅线g4n+2和栅线g4n+4交替打开,所述栅线g4n+1和所述栅线4n+3同时打开,所述栅线g4n+2和所述栅线g4n+4同时打开。

4.根据权利要求1所述的显示面板的驱动电路,其特征在于,所述信号选择模块还包括第三晶体管和第四晶体管,所述第三晶体管的控制端与所述时序控制器连接,所述第三晶体管的第一端与所述栅线g4n+2的起始端连接,所述第三晶体管的第二端与所述栅线g4n+2连接以作为所述栅线g4n+2的一部分,所述第四晶体管的控制端与所述时序控制器连接,所述第四晶体管的第一端与所述栅线g4n+3的起始端连接,所述第四晶体管的第二端与所述栅线g4n+3连接以作为所述栅线g4n+3的一部分。

5.根据权利要求4所述的显示面板的驱动电路,其特征在于...

【专利技术属性】
技术研发人员:陶治橙纪飞林杨文武
申请(专利权)人:重庆惠科金渝光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1