一种用于DPHY接收器的偏斜校准结构制造技术

技术编号:41287913 阅读:24 留言:0更新日期:2024-05-11 09:36
本发明专利技术公开一种用于DPHY接收器的偏斜校准结构,属于集成电路领域。输入交换单元的输入端接数据信号和时钟信号,输出端接延迟单元的输入端和输出交换单元的第一输入端;延迟单元的输出端接输出交换单元的第二输入端;输出交换单元的两个输出端分别接解串器的两个输入端;解串器的两个输出端分别接延迟控制单元的两个输入端;延迟控制单元的第一输出端接延迟单元和输出交换单元,第二输出端接输入交换单元。本发明专利技术可以在更短的时间完成最佳相位锁定,由于复用延迟单元并且延迟单元只需要覆盖1个区间,从而节省硬件资源,具有成本优势;性能上由于最终锁定延迟量在初始相位附近,所以功耗较小,链路整体延迟变小,功耗更低,性能更可靠稳定。

【技术实现步骤摘要】

本专利技术涉及集成电路,特别涉及一种用于dphy接收器的偏斜校准结构。


技术介绍

1、在mipi dphy协议中有规定:当数据速率高于1.5g的接收器需要进行skewcalibration(偏斜校准),目的是让接收器在恢复数据时的setup time(建立时间)和holdtime(保持时间)处在最佳的工作状态,从而降低由噪声等非理想因素导致的误码,使系统能够正确且可靠的解析发送器发送的数据。

2、而校准过程由发送器发起,发送器在发送有效数据之前先发送一段校准同步码型,接收器接收到校准同步码型后开始校准过程,根据协议规定,校准持续时间最少2^15ui(unit interval,比如工作在2.5gbps,ui=400ps),最长100us,也就是说接收器必须在2^15ui时间内要完成校准,否则接收器可能无法完成该过程导致后面接收数据失败。

3、现有技术方案如图1所示,输入信号data_pre和clk理想状态是相位差为90度或者270度,但由于链路不匹配等因素导致二者相位差偏离理想值,所以依靠由延迟单元、解串器、延迟控制单元构成的闭环来本文档来自技高网...

【技术保护点】

1.一种用于DPHY接收器的偏斜校准结构,其特征在于,包括输入交换单元、延迟单元、输出交换单元、解串器和延迟控制单元;

2.如权利要求1所述的用于DPHY接收器的偏斜校准结构,其特征在于,所述输入交换单元和所述输出交换单元具有相同功能,把两个输入信号重新分配到输出的不同端口。

3.如权利要求1所述的用于DPHY接收器的偏斜校准结构,其特征在于,所述延迟单元把输入信号延迟若干时间,具体延迟时间由所述延迟控制单元的输出信号DELAY_CTRL进行控制。

4.如权利要求1所述的用于DPHY接收器的偏斜校准结构,其特征在于,所述解串器把串行信号转化为并行信号,...

【技术特征摘要】

1.一种用于dphy接收器的偏斜校准结构,其特征在于,包括输入交换单元、延迟单元、输出交换单元、解串器和延迟控制单元;

2.如权利要求1所述的用于dphy接收器的偏斜校准结构,其特征在于,所述输入交换单元和所述输出交换单元具有相同功能,把两个输入信号重新分配到输出的不同端口。

3.如权利要求1所述的用于dphy接收器的偏斜校准结构,其特征在于,所述延迟单元把输入信号延迟若干时间,具体延迟时间由所述延迟控制单元的输出信号delay_ctrl进行控制。

4.如权利要求1所述的用于dphy接收器的偏斜校准结构,其特征在于,所述解串器把串行信号转化为并行信号,方便后面的信号处理。

5.如权利要求1所述的用于dphy接收器的偏斜校准结构,其特征在于,所述延迟控制单元根据所述解串器输出的并行数据进行判断来控制所述输入交换单元和所述输出交换单...

【专利技术属性】
技术研发人员:吴光林程剑平
申请(专利权)人:上海芯炽科技集团有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1