【技术实现步骤摘要】
本专利技术属于集成电路,涉及一种延时可控的异步sar型adc时序发生电路。
技术介绍
1、在模拟-数字转换(adc)电路中,successive approximation register(sar)型adc是一种常见且广泛应用的技术。sar型adc以其高精度、低功耗和快速转换速度而受到青睐,特别适用于各种应用场景,如通信系统、传感器接口和嵌入式系统等。
2、高精度高速sar型adc需要很快的时钟以触发比较器进行比较,比如一个分辨率为16bit,速度为5ms/s的sar型adc,比较器需要的时钟至少为80m,如此高的频率需要消耗很大的功耗,同时在应用中难以从io输入,需要低频时钟进行相应的倍频和分频才能完成。为了避免高频时钟的需求,很多高速的比较器都采用自定时的比较器时钟,通过比较器比较完成信号做延时后再次成为比较器本身的触发信号,但是此延时的发生往往是通过延时单元实现,比如反相器链。但是在cmos工艺中,由于反相器链的延时受到温度,工艺和电源电压的影响极大,同一个延时单元在最坏和最好的情况下,其延时的变化很大,这将会极大影
...【技术保护点】
1.一种延时可控的异步SAR型ADC时序发生电路,其特征在于,包括:控制器、偏置电流产生单元、延时产生单元和时钟发生单元;所述控制器根据SAR型ADC比较器触发动作的要求,通过计数检测出延时大小并根据延时大小产生相应控制信号;所述偏置电流产生单元根据控制信号产生延时产生单元所需充放电电流,所述延时产生单元通过上述充放电电流对其中的电容进行充放电,或同时根据控制信号对电容大小进行调整,以产生所需电容端的电压输出模拟信号;所述时钟发生单元将所述电压输出模拟信号通过施密特触发器进行波形整形输出,并将输出结果反馈控制实现对电容的充电或放电,最终产生符合SAR型ADC的比较器触
...【技术特征摘要】
1.一种延时可控的异步sar型adc时序发生电路,其特征在于,包括:控制器、偏置电流产生单元、延时产生单元和时钟发生单元;所述控制器根据sar型adc比较器触发动作的要求,通过计数检测出延时大小并根据延时大小产生相应控制信号;所述偏置电流产生单元根据控制信号产生延时产生单元所需充放电电流,所述延时产生单元通过上述充放电电流对其中的电容进行充放电,或同时根据控制信号对电容大小进行调整,以产生所需电容端的电压输出模拟信号;所述时钟发生单元将所述电压输出模拟信号通过施密特触发器进行波形整形输出,并将输出结果反馈控制实现对电容的充电或放电,最终产生符合sar型adc的比较器触发动作的时钟周期。
2.如权利要求1所述的一种延时可控的异步sar型adc时序发生电路,其特征在于,所述的控制器根据由sar型adc采样获得的时钟信号的上升沿个数是否符合sar型adc比较器触发动作的要求来判断延时的快慢,以检测出延时大小,从而根据延时大小产生相应的控制信号。
3.如权利要求2所述的一种延时可控的异步sar型adc时序发生电路,其特征在于,所述控制器采用有限状态机,当延时过大时,则通过有限状态机切换状态来调节加大所述充放电电流的大小;当延时过小时,则通过有限状态机切换状态来调节加大电容的大小。
4.如权利要求3所述的一种延时可控的异步sar型adc时序发生电路,其特征在于,所述偏置电流产生单元根据控制信号产生的充放电电流包括预设电流和基于预设电流等比调整的单位电流。
5.如权利要求4所述的一种延时可控的异步sar型adc时序发生电路,其特征在于,所述偏置电流产生单元包括:运算放大器、mos管m0~mos管m6、电阻r1~电阻r3,所述mos管m1的源极与电阻r1的一端相连接,mos管m1的漏极与mos管m3的漏极、mos管m3的栅极、mos管m4的栅极、mos管m5的栅极相连接,mos管m3的源极、mos管m4的源极、mos管m5的源极均接入控制信号,mos管m4的漏极与mos管m2的漏极、mos管m2的栅极、mos管m1的栅极相连接,mos管m5的漏极与电阻r2的一端、运算放大器的同相输入端相连接,电阻r2的另一端与mos管m0的栅极、mos管m0的漏极相连接,运算放大器的反相输入端与mos管m6的源极、电阻r3的一端...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。