System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本专利技术涉及显示,具体涉及一种栅极驱动电路及显示面板。
技术介绍
1、在栅极驱动电路中,为使栅极驱动电路输出所需的栅极控制信号,常设置两晶体管,以分别实现对第一节点电位的抬升和下拉,从而使输出晶体管根据第一节点的电位而处于导通或截止状态。但在输出晶体管根据第一节点电位由截止状态转变为导通状态的过程中,实现对第一节点电位的下拉功能的晶体管经历由导通状态转变为截止状态的过程。因而,在利用实现对第一节点电位抬升功能的晶体管抬升第一节点电位时,实现对第一节点电位的下拉功能的晶体管仍会维持一定时长的导通状态,影响第一节点电位的抬升效果,导致栅极驱动电路存在温升及可靠性降低的问题。
技术实现思路
1、本专利技术实施例提供一种栅极驱动电路及显示面板,可以改善栅极驱动电路存在温升及可靠性降低的问题。
2、本专利技术实施例提供一种栅极驱动电路,所述栅极驱动电路包括反相模块、下拉维持模块以及上拉控制模块。所述反相模块与第一电压端、第一节点、第二节点和第三节点电性连接,所述反相模块被配置为根据所述第一节点的电位控制所述第一电压端和所述第三节点之间的信号传输,并根据所述第二节点的电位控制低频时钟信号端与所述第三节点之间的信号传输。所述下拉维持模块与所述第一电压端、所述第一节点和所述第三节点电性连接,所述下拉维持模块被配置为根据所述第三节点的电位控制所述第一电压端和所述第一节点之间的信号传输。所述上拉控制模块与所述第一电压端、所述第一节点及所述第二节点电性连接,所述上拉控制模块被配置为根据上拉
3、可选地,在一些实施例中,所述上拉控制模块包括第一控制单元以及第二控制单元。所述第一控制单元包括第一晶体管,所述第一晶体管的控制端被配置为接收所述上拉控制信号,所述第一晶体管的输入端与所述第一晶体管的控制端电性连接,所述第一晶体管的输出端与所述第一节点电性连接。所述第二控制单元包括第二晶体管,所述第二晶体管的控制端被配置为接收所述上拉控制信号,所述第二晶体管的输入端与所述第一电压端电性连接,所述第二晶体管的输出端与所述第二节点电性连接。
4、可选地,在一些实施例中,所述反相模块包括第三晶体管、第四晶体管、第五晶体管以及第六晶体管。所述第三晶体管的控制端与所述低频时钟信号端电性连接,所述第三晶体管的输入端与所述第三晶体管的控制端电性连接,所述第三晶体管的输出端与所述第二节点电性连接。所述第四晶体管的控制端与所述第二节点电性连接,所述第四晶体管的输入端与所述低频时钟信号端电性连接,所述第四晶体管的输出端与所述第三节点电性连接。所述第五晶体管的控制端与所述第一节点电性连接,所述第五晶体管的输入端与所述第一电压端电性连接,所述第五晶体管的输出端与所述第二节点电性连接。所述第六晶体管的控制端与所述第一节点电性连接,所述第六晶体管的输入端与所述第一电压端电性连接,所述第六晶体管的输出端与所述第三节点电性连接。
5、可选地,在一些实施例中,所述下拉维持模块包括第七晶体管,所述第七晶体管的控制端与所述第三节点电性连接,所述第七晶体管的输入端与所述第一电压端电性连接,所述第七晶体管的输出端与所述第一节点电性连接。
6、可选地,在一些实施例中,所述上拉控制模块还包括第三控制单元,所述第三控制单元包括第八晶体管,所述第八晶体管的控制端被配置为接收所述上拉控制信号,所述第八晶体管的输入端与所述第一电压端电性连接,所述第八晶体管的输出端与所述第三节点电性连接。
7、可选地,在一些实施例中,所述第二节点包括第一子节点和第二子节点,所述第三节点包括第三子节点和第四子节点。所述低频时钟信号端包括第一低频时钟信号端和第二低频时钟信号端。
8、所述反相模块包括第一反相单元和第二反相单元,所述第一反相单元的所述第三晶体管的输出端、所述第四晶体管的控制端及所述第五晶体管的输出端与所述第一子节点电性连接,所述第一反相单元的第四晶体管的输出端及所述第六晶体管的输出端与所述第三子节点电性连接,所述第一反相单元的所述第三晶体管的控制端及所述第四晶体管的输入端与所述第一低频时钟信号端电性连接;所述第二反相单元的所述第三晶体管的输出端、所述第四晶体管的控制端及所述第五晶体管的输出端与所述第二子节点电性连接,所述第二反相单元的第四晶体管的输出端及所述第六晶体管的输出端与所述第四子节点电性连接,所述第二反相单元的所述第三晶体管的控制端及所述第四晶体管的输入端与所述第二低频时钟信号端电性连接。
9、所述下拉维持模块包括第一下拉维持单元和第二下拉维持单元,所述第一下拉维持单元的所述第七晶体管的控制端与所述第三子节点电性连接,所述第二下拉维持单元的所述第七晶体管的控制端与所述第四子节点电性连接。
10、所述上拉控制模块的所述第二控制单元包括第一子控制单元和第二子控制单元,所述第一子控制单元的所述第二晶体管的输出端与所述第一子节点电性连接,所述第二子控制单元的所述第二晶体管的输出端与所述第二子节点电性连接。
11、所述上拉控制模块的所述第三控制单元包括第三子控制单元和第四子控制单元,所述第三子控制单元的所述第八晶体管的输出端与所述第三子节点电性连接,所述第四子控制单元的所述第八晶体管的输出端与所述第四子节点电性连接。
12、可选地,在一些实施例中,所述下拉维持模块包括第九晶体管,所述第九晶体管的控制端与所述第三节点电性连接,所述第九晶体管的输入端与所述第一电压端电性连接,所述第九晶体管的输出端与所述栅极驱动电路的信号输出端电性连接。
13、可选地,在一些实施例中,所述栅极驱动电路还包括输出模块、下拉控制模块以及重置模块。所述输出模块包括输出晶体管及第一电容,所述输出晶体管的控制端与所述第一节点电性连接,所述输出晶体管的输入端与高频时钟信号端电性连接,所述输出晶体管的输出端与所述栅极驱动电路的信号输出端电性连接,所述第一电容串联于所述第一节点和所述信号输出端之间。所述下拉控制模块包括第一下拉晶体管,所述第一下拉晶体管的控制端被配置为接收下拉控制信号,所述第一下拉晶体管的输入端与所述第一电压端电性连接,所述第一下拉晶体管的输出端与所述第一节点电性连接。所述重置模块包括第一重置晶体管和第二重置晶体管,所述第一重置晶体管的控制端和所述第二重置晶体管的控制端被配置为接收重置控制信号,所述第一重置晶体管的输入端和所述第二重置晶体管的输入端与所述第一电压端电性连接,所述第一重置晶体管的输出端与所述第一节点电性连接,所述第二重置晶体管的输出端与所述栅极本文档来自技高网...
【技术保护点】
1.一种栅极驱动电路,其特征在于,包括:
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述上拉控制模块包括:
3.根据权利要求2所述的栅极驱动电路,其特征在于,所述反相模块包括:
4.根据权利要求3所述的栅极驱动电路,其特征在于,所述下拉维持模块包括:
5.根据权利要求4所述的栅极驱动电路,其特征在于,所述上拉控制模块还包括:
6.根据权利要求5所述的栅极驱动电路,其特征在于,
7.根据权利要求1所述的栅极驱动电路,其特征在于,所述下拉维持模块包括第九晶体管,所述第九晶体管的控制端与所述第三节点电性连接,所述第九晶体管的输入端与所述第一电压端电性连接,所述第九晶体管的输出端与所述栅极驱动电路的信号输出端电性连接。
8.根据权利要求1所述的栅极驱动电路,其特征在于,所述栅极驱动电路还包括:
9.一种显示面板,其特征在于,包括:
10.根据权利要求9所述的显示面板,其特征在于,所述低频时钟信号端传输的低频时钟信号在所述显示面板的感测阶段所具有的电压,小于,所述低频时钟信号
...【技术特征摘要】
1.一种栅极驱动电路,其特征在于,包括:
2.根据权利要求1所述的栅极驱动电路,其特征在于,所述上拉控制模块包括:
3.根据权利要求2所述的栅极驱动电路,其特征在于,所述反相模块包括:
4.根据权利要求3所述的栅极驱动电路,其特征在于,所述下拉维持模块包括:
5.根据权利要求4所述的栅极驱动电路,其特征在于,所述上拉控制模块还包括:
6.根据权利要求5所述的栅极驱动电路,其特征在于,
7.根据权利要求1所述的栅极驱动电路,其特征在于,所述下...
【专利技术属性】
技术研发人员:陈小海,
申请(专利权)人:广州华星光电半导体显示技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。