System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种系统软件和鉴定级原理样机用调试方法技术方案_技高网

一种系统软件和鉴定级原理样机用调试方法技术方案

技术编号:41157828 阅读:3 留言:0更新日期:2024-04-30 18:21
本发明专利技术涉及航天系统测试技术领域,公开了一种系统软件和鉴定级原理样机用调试方法,包括主控板和测试板,所述主控板与所述测试板通过连接器进行信号传输,所述主控板包括CPU单元、主板FPGA、存储单元及其他通讯接口单元。所述主控板用于解析上位机测试流程控制指令,控制测试板进行相应测试,并将测试结果发回给上位机;所述测试板包括测试FPGA及连接器,所述测试FPGA用于处理主控板发出的指令以调用相应测试模块,实现待测产品的测试采集信号的处理、校验、上传。本方案以提供以提供AOCC系统调试与开发的硬件运行平台,整个平台适用范围广,测试功能多,集成度高,以满足安全性、可靠性、小型化、可扩展的要求。

【技术实现步骤摘要】

本专利技术涉及航天系统测试,具体涉及一种系统软件和鉴定级原理样机用调试方法


技术介绍

1、现阶段的航天系统测试领域,测试对象种类繁多,从单板测试到整星测试,从功能测试到性能测试,从开环测试到闭环测试。在所有测试阶段都需要有针对性的研制相应的测试设备,达到对航天产品全面和有效的测试。同时,随着航天产品的复杂度不断提高,对测试设备的要求也越来越高,测试设备正朝着高可靠、智能化、标准化、通用化、网络化的方向发展。随着型号产品的不断增加及研制周期的不断缩短,测试设备的研制进度和可靠性保证成为关键性的问题,如何实现测试设备硬件和软件的通用化平台,满足安全性、可靠性、小型化、可扩展的要求成为现阶段测试设备研制需要考虑的首要问题。


技术实现思路

1、针对现有技术存在的不足,本专利技术的目的在于提供一种系统软件和鉴定级原理样机用调试方法,以提供aocc系统与开发的硬件运行平台,整个平台应用范围广泛,测试功能多,集成度高,以满足安全性、可靠性、小型化、可扩展的要求。

2、为了实现上述目的,本专利技术提供如下技术方案:

3、一种系统软件和鉴定级原理样机用调试方法,包括包括主控板和测试板,所述主控板与所述测试板通过连接器进行信号传输,所述主控板的输入端电信号连接有上位机,所述主控板用于解析上位机测试流程控制指令,控制测试板进行相应测试,并将测试结果发回给上位机;

4、在本专利技术中,进一步的,所述主控板包括cpu单元、主板fpga,所述cpu单元与主板fpga电信号连接,所述cpu单元用于解析上位机测试流程指令并控制主板fpga指令的收发,所述测试板包括测试fpga,所述cpu单元、主板fpga均与所述测试fpga电信号连接,所述测试fpga用于处理主板fpga发出的指令以调用相应测试模块,实现待测产品的测试采集信号的处理、校验、上传。

5、在本专利技术中,进一步的,所述主控板还包括串口通讯单元和主板存储单元,所述串口通讯单元、主板存储单元均与所述cpu单元电信号连接,所述串口通讯单元用于与上位机进行数据传输,所述主板存储单元用于对主控板中的数据进行存储。

6、在本专利技术中,进一步的,所述主控板还包括can通讯单元、主板复位单元、1553接口单元、主板时钟单元,所述can通讯单元、主板复位单元、1553接口单元、主板时钟单元均与所述主板fpga电信号连接,所述主板fpga用于can通讯单元的调试控制,所述主板复位单元用于控制主板fpga复位,所述主板fpga用于1533接口单元的控制调试,所述主板时钟单元用于为所述主板fpga提供脉冲时钟信号。

7、在本专利技术中,进一步的,所述主板fpga电连接有ad采集单元,所述ad采集单元用于完成外部设备的电压信号采集。

8、在本专利技术中,进一步的,所述测试板连接有测试存储单元、测试串口单元、测试晶振单元、测试存储单元以及测试复位单元,所述测试存储单元、测试串口单元、测试晶振单元、测试存储单元以及测试复位单元均与所述测试fpga连接,测试存储单元用于存储测试板中的数据,所述测试串口单元用于串口转换以用于通讯,所述测试晶振单元用于为测试板提供精确的脉冲信号,所述测试复位单元用于使测试板复位。

9、在本专利技术中,进一步的,所述主控板包括主板连接器,所述主控板连接器与所述主板fpga连接,所述测试板包括测试板连接器,所述测试板连接器与所述测试板fpga连接,所述主板连接器与所述测试板连接器电连接,用于满足主控板与测试板之间的信息传输。

10、在本专利技术中,进一步的,所述串口通讯单元包括uart串口电路和dsu串口电路,所述uart串口电路和dsu串口电路经过电平转换后连接有usb接口,所述usb接口用于与计算机进行通讯。

11、在本专利技术中,优选的,所述主板存储单元包括型号为am29lv320db的第一存储器、型号为k9wag08u1b-pib0的第二存储器、型号为is61wv102416bll的第三存储器,所述第一存储器、第二存储器、第三存储器用于不同的数据存储以满足主控板的配置需求。

12、一种aocc系统软件和鉴定级原理样机用调试测试方法,基于上述平台,在进行测试时,上位机向cpu单元发送测试指令,cpu测试单元接收到测试指令,控制主板fpga工作并向测试板fpga发出指令以调用测试板中相应的测试模块进行测试。

13、在本专利技术中,优选的,所述测试模块包括激励产生模块、测试采集模块以及回环测试模块,所述激励产生模块激励产生模块根据测试需求产生主板fpga所需的输入激励;所述测试采集模块会将主板fpga输出的信号采集下来保存在寄存器中;所述回环测试模块将主板fpga的输入、输出接口连接起来,由主板fpga处理测试结果并保存在寄存器中。

14、与现有技术相比,本专利技术的有益效果是:

15、本专利技术的上位机测试软件主要功能是控制测试流程,向主控板中的cpu模块发送测试指令,实现相应测试功能。同时测试过程中,上位机会接收处理器返回的测试结果,并通过上位机界面显示。主控板集成了cpu单元、主板fpga、串口通讯单元、主板存储单元、1553接口单元及其他io asic测试相关电路,主板单元串口通讯单元连接测试产品和上位机,串口通讯单元采用usb的连接方式,与产品通讯方便。同时主控板可以满足多路通用输入输出测试、同步串口、异步串口以及各种通讯测试,调试功能全面,适用范围广,主控板可根据上位机指令完成相应测试功能,并将测试结果发回给上位机。测试板的主要器件为测试fpga,测试板由主控板供电,在io asic测试过程中,主控板会向测试板fpga发出指令以调用相应测试模块完成对主板fpga的测试。且主控板和测试板之间通过连接器进行信号传输,以实现系统的低功耗、稳定的数据传输。

16、因此,本平台测试功能齐全,集成度高,有效的减少了外设的占用空间,可以满足io asic的不同功能的测试,可拓展性强,满足安全性、可靠性、小型化、可扩展的测试设备需求。

本文档来自技高网...

【技术保护点】

1.一种系统软件和鉴定级原理样机用调试方法,其特征在于,包括主控板和测试板,所述主控板与所述测试板通过连接器进行信号传输,所述主控板的输入端电信号连接有上位机,所述主控板用于解析上位机测试流程控制指令,控制测试板进行相应测试,并将测试结果发回给上位机;

2.根据权利要求1所述的一种系统软件和鉴定级原理样机用调试方法,其特征在于,所述主板FPGA电连接有AD采集单元,所述AD采集单元用于完成外部设备的电压信号采集。

3.根据权利要求1所述的一种系统软件和鉴定级原理样机用调试方法,其特征在于,所述主控板包括主板连接器,所述主控板连接器与所述主板FPGA连接,所述测试板包括测试板连接器,所述测试板连接器与所述测试板FPGA连接,所述主板连接器与所述测试板连接器电连接,用于满足主控板与测试板之间的信息传输。

4.根据权利要求1所述的一种系统软件和鉴定级原理样机用调试方法,其特征在于,所述主板存储单元包括型号为AM29LV320DB的第一存储器、型号为K9WAG08U1B-PIB0的第二存储器、型号为IS61WV102416BLL的第三存储器,所述第一存储器、第二存储器、第三存储器用于不同的数据存储以满足主控板的配置需求。

...

【技术特征摘要】

1.一种系统软件和鉴定级原理样机用调试方法,其特征在于,包括主控板和测试板,所述主控板与所述测试板通过连接器进行信号传输,所述主控板的输入端电信号连接有上位机,所述主控板用于解析上位机测试流程控制指令,控制测试板进行相应测试,并将测试结果发回给上位机;

2.根据权利要求1所述的一种系统软件和鉴定级原理样机用调试方法,其特征在于,所述主板fpga电连接有ad采集单元,所述ad采集单元用于完成外部设备的电压信号采集。

3.根据权利要求1所述的一种系统软件和鉴定级原理样机用调试方法,其特征在于,所述主控板包括...

【专利技术属性】
技术研发人员:黄鑫张存林昝卓超谢清涛
申请(专利权)人:天津市职业大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1