System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本专利技术涉及信号传输,具体而言,涉及一种隔离收发器。
技术介绍
1、隔离收发器是采用电容隔离信号发射器和信号接收器,以进行信号传输的器件。
2、隔离收发器需要传输上升沿信号和下降沿信号,由于电容在接收端存在一定的接地电阻和电容,当信号发射器输入一个脉冲信号时,上升沿和下降沿分别会在信号接收器的电容电阻网络上产生相应的rc放电,放电时间由其时间常数t=r*c决定。
3、当时间常数和输入脉冲信号宽度相当时,会在信号接收器上产生的信号脉冲后面会紧随一个幅值较大相位相反的伴生脉冲,当伴生脉冲的幅值超过接收器的阈值电压后,信号接收器会将伴生脉冲识别为信号脉冲,容易造成解码错误。
技术实现思路
1、本专利技术的目的在于,针对上述现有技术中的不足,提供一种隔离收发器,以便避免伴生脉冲的干扰,保证信号可靠。
2、为实现上述目的,本申请实施例采用的技术方案如下:
3、第一方面,本申请实施例提供了一种隔离收发器,所述隔离收发器包括:发射模块、两个电容以及接收模块,所述发射模块包括:编码器、第一驱动器和第二驱动器,所述接收模块包括:第一接收器、第二接收器以及解码器;
4、所述编码器的输入端用于接收输入信号,所述编码器的第一输出端连接所述第一驱动器的输入端,所述编码器的第二输出端连接所述第二驱动器的输入端,所述第一驱动器的输出端和所述第二驱动器的输出端分别连接两个电容的一侧电容极板;
5、所述第一接收器的第一输入端和所述第二接收器的
6、所述第一接收器的输出端和所述第二接收器的输出端还连接所述解码器的输入端,所述解码器的输出端用于输出解码信号。
7、可选的,所述编码器、所述第一驱动器和所述第二驱动器封装为发射芯片,所述第一接收器、所述第二接收器和所述解码器封装为接收芯片,所述发射芯片、所述接收芯片和所述两个电容封装为塑封体。
8、可选的,所述塑封体内封装有:第一极板、第二极板、第三极板、第四极板、第一基岛、第二基岛、所述发射芯片和所述接收芯片;
9、所述第一极板和第二极板构成一个电容,所述第三极板和所述第四极板构成另一个电容;
10、所述发射芯片的输入端通过键合线连接连筋,以接收输入信号,所述发射芯片的电源端通过键合线连接连筋,以连接供电电源,所述发射芯片的接地端通过键合线连接连筋,以连接接地信号,所述发射芯片的第一输出端通过键合线和所述第一极板的假连筋连接,所述发射芯片的第二输出端通过键合线和所述第三极板的假连筋连接;
11、所述接收芯片的第一输入端通过键合线和第二极板的假连筋连接,所述接收芯片的第二输入端通过键合线和所述第四极板的假连筋连接,所述发射芯片的输出端通过键合线连接连筋,以输出解码信号,所述接收芯片的电源端通过键合线连接连筋,以连接供电电源,所述接收芯片的接地端通过键合线连接连筋,以连接接地信号。
12、可选的,所述第一极板的假连筋和所述第三极板的假连筋沿第一方向被压弯,所述第二极板的假连筋和所述第四极板的假连筋沿第二方向被压弯,所述第一方向和所述第二方向为相反方向。
13、可选的,所述第一极板和所述第二极板、所述第三极板和所述第四极板之间的距离为100μm-1500μm。
14、可选的,所述第一极板和所述第二极板之间、所述第三极板和所述第四极板之间设置有聚酰亚胺薄膜。
15、可选的,所述第一接收器和所述第二接收器均为:具有禁用功能的比较器电路,所述比较器电路的第一输入端和第二输入端为每个接收器的第一输入和第二输入端,所述比较器电路的禁用端口为所述每个接收器的禁用端口,所述比较器电路的输出端为所述每个接收器的输出端。
16、可选的,所述比较器电路包括:时序电路、第一比较器和数字逻辑电路;
17、所述时序电路的输入端为所述比较器电路的禁用端口,所述时序电路的输出端连接所述数字逻辑电路的第一输入端;
18、所述第一比较器的第一输入端为所述比较器电路的第一输入端,所述第一比较器的第二输入端为所述比较器电路的第二输入端,所述第一比较器的输出端连接所述数字逻辑电路的第二输入端,所述数字逻辑电路的输出端为所述比较器电路的输出端。
19、可选的,所述数字逻辑电路包括:反相器和或非门;
20、所述或非门的第一输入端为所述数字逻辑电路的第一输入端,所述反相器的输入端为所述数字逻辑电路的第二输入端,所述反相器的输出端连接所述或非门的第二输入端,所述或非门的输出端为所述数字逻辑电路的输出端。
21、可选的,所述比较器电路包括:第二比较器和偏置电流;
22、所述偏置电流连接所述第二比较器的供电端,所述偏置电流的控制端为所述比较器电路的禁用端口,所述第二比较器的第一输入端为所述比较器电路的第一输入端,所述第二比较器的第二输入端为所述比较器电路的第二输入端,所述第二比较器的输出端为所述比较器电路的输出端。
23、本申请的有益效果是:
24、本申请提供一种隔离收发器,该隔离收发器包括发射模块、两个电容和接收模块,两个电容构成差分电容对,通过电场耦合的方式向接收模块传输脉冲信号,接收模块包括交叉禁用的第一接收器、第二接收器以及解码器,由第一接收器接收第一极性脉冲信号,由第二接收器接收第二极性脉冲信号,在第一接收器根据第一极性脉冲信号输出第一接收信号期间,第二接收器禁止根据第二极性脉冲信号输出第二接收信号;在第二接收器根据第二极性脉冲信号输出第二接收信号期间,第一接收器禁止根据第一极性脉冲信号输出第一接收信号,避免了伴生脉冲信号的干扰,保证了信号传输的准确性和可靠性。
本文档来自技高网...【技术保护点】
1.一种隔离收发器,其特征在于,所述隔离收发器包括:发射模块、两个电容以及接收模块,所述发射模块包括:编码器、第一驱动器和第二驱动器,所述接收模块包括:第一接收器、第二接收器以及解码器;
2.根据权利要求1所述的隔离收发器,其特征在于,所述编码器、所述第一驱动器和所述第二驱动器封装为发射芯片,所述第一接收器、所述第二接收器和所述解码器封装为接收芯片,所述发射芯片、所述接收芯片和所述两个电容封装为塑封体。
3.根据权利要求2所述的隔离收发器,其特征在于,所述塑封体内封装有:第一极板、第二极板、第三极板、第四极板、第一基岛、第二基岛、所述发射芯片和所述接收芯片;
4.根据权利要求3所述的隔离收发器,其特征在于,所述第一极板的假连筋和所述第三极板的假连筋沿第一方向被压弯,所述第二极板的假连筋和所述第四极板的假连筋沿第二方向被压弯,所述第一方向和所述第二方向为相反方向。
5.根据权利要求3所述的隔离收发器,其特征在于,所述第一极板和所述第二极板、所述第三极板和所述第四极板之间的距离为100μm-1500μm。
6.根据权利要求3
7.根据权利要求1所述的隔离收发器,其特征在于,所述第一接收器和所述第二接收器均为:具有禁用功能的比较器电路,所述比较器电路的第一输入端和第二输入端为每个接收器的第一输入和第二输入端,所述比较器电路的禁用端口为所述每个接收器的禁用端口,所述比较器电路的输出端为所述每个接收器的输出端。
8.根据权利要求7所述的隔离收发器,其特征在于,所述比较器电路包括:时序电路、第一比较器和数字逻辑电路;
9.根据权利要求8所述的隔离收发器,其特征在于,所述数字逻辑电路包括:反相器和或非门;
10.根据权利要求7所述的隔离收发器,其特征在于,所述比较器电路包括:第二比较器和偏置电流;
...【技术特征摘要】
1.一种隔离收发器,其特征在于,所述隔离收发器包括:发射模块、两个电容以及接收模块,所述发射模块包括:编码器、第一驱动器和第二驱动器,所述接收模块包括:第一接收器、第二接收器以及解码器;
2.根据权利要求1所述的隔离收发器,其特征在于,所述编码器、所述第一驱动器和所述第二驱动器封装为发射芯片,所述第一接收器、所述第二接收器和所述解码器封装为接收芯片,所述发射芯片、所述接收芯片和所述两个电容封装为塑封体。
3.根据权利要求2所述的隔离收发器,其特征在于,所述塑封体内封装有:第一极板、第二极板、第三极板、第四极板、第一基岛、第二基岛、所述发射芯片和所述接收芯片;
4.根据权利要求3所述的隔离收发器,其特征在于,所述第一极板的假连筋和所述第三极板的假连筋沿第一方向被压弯,所述第二极板的假连筋和所述第四极板的假连筋沿第二方向被压弯,所述第一方向和所述第二方向为相反方向。
5.根据权利要求3所述的隔离收发器,其特征...
【专利技术属性】
技术研发人员:方向明,万春茂,
申请(专利权)人:深圳线易微电子有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。