System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种显示模组及显示屏制造技术_技高网

一种显示模组及显示屏制造技术

技术编号:41093641 阅读:3 留言:0更新日期:2024-04-25 13:52
本发明专利技术公开了一种显示模组及显示屏。该显示模组包括:显示区;所述显示区设置有阵列排布的多个显示单元;每个所述显示单元包括至少一个发光元件;所述显示模组还包括输入接口、输出接口、以及电连接于所述输入接口与所述输出接口之间的驱动电路;所述驱动电路用于根据所述输入接口的输入信号驱动各所述显示单元中发光元件的显示发光状态,以及控制所述输出接口输出的信号。本发明专利技术公开的一种显示模组具有较高的可扩展性,在将该显示模组应用于显示屏中时,能够增加显示屏中可扩展的显示模组的数量。

【技术实现步骤摘要】

本专利技术涉及显示,尤其涉及一种显示模组及显示屏


技术介绍

1、随着科技的发展,具有显示功能的电子设备层出不穷,尤其是大尺寸的led显示屏,因具有亮度高、可靠性高、安装简单等优点,而被广泛应用于道路出入口、公共停车场等场所。

2、大尺寸的led显示屏或者分区块显示的led显示屏通常由多个较小尺寸的led显示模组拼接而成,现有技术中,每个led显示模组包括驱动板、控制器、电源适配器和阵列排布的多个led单元,电源适配器能够将市电电源转换为led显示模组的工作电压,控制器可根据需求向驱动板提供显示控制信号,以使驱动板根据该显示控制信号控制各led单元的显示发光状态,从而使得led显示模组显示相应的内容,不同led显示模组显示的内容拼接在一起即可呈现相应的显示图像。

3、但是,现有技术中led显示屏的各led显示模组中设置有各自的控制器和电源适配器,即led显示模组本身具有较差的可扩展性,不利于led显示屏的低成本;同时,因不同的led显示模组具有各自的控制器,不同的控制器之间具有一定的差异,使得不同的led显示模组所呈现的显示内容具有一定的延迟,从而影响led显示屏的整体显示效果,无法满足高显示质量的led显示屏的显示需求。


技术实现思路

1、本专利技术提供了一种显示模组及显示屏,以解决现有技术中显示模组扩展性能差,显示屏中可扩展的显示模组的数量少,不利于显示屏的低成本的技术问题。

2、第一方面,本专利技术实施例提供了一种显示模组,包括:显示区;所述显示区设置有阵列排布的多个显示单元;每个所述显示单元包括至少一个发光元件;

3、所述显示模组还包括输入接口、输出接口、以及电连接于所述输入接口与所述输出接口之间的驱动电路;

4、所述驱动电路用于根据所述输入接口的输入信号驱动各所述显示单元中发光元件的显示发光状态,以及控制所述输出接口输出的信号。

5、可选的,所述驱动电路包括总线驱动器、列选通电路和行选通电路;

6、所述总线驱动器电连接于所述输入接口与所述输出接口之间;所述总线驱动器用于选择性传输所述输入接口的输入信号至所述输出接口;

7、所述行选通电路分别与各行所述显示单元、所述输入接口和所述输出接口电连接;所述行选通电路用于根据所述输入接口处所述输入信号中的行控制信号,一一对应地向各行所述显示单元提供行选通信号,以及向所述输出接口提供行控制信号;

8、所述列选通电路分别与各列所述显示单元和所述输入接口电连接,所述列选通电路用于根据所述输入接口处所述输入信号中的列控制信号,向各列所述显示单元提供列选通信号。

9、可选的,所述显示区包括m个子显示区,每个所述子显示区包括i行j列所述显示单元;其中,m、i、j均为大于或等于2的正整数;

10、所述行选通电路包括与同一所述显示单元中至少一个所述发光元件一一对应的至少一个行选通芯片;

11、每个所述行选通芯片包括n个恒流驱动芯片组;每个所述恒流驱动芯片组包括级联的多个恒流驱动锁存芯片;其中,n为正整数,且n≤m;

12、所述恒流驱动锁存芯片包括行控制信号输入端、行控制信号输出端和多个行选通信号输出端;同一所述子显示区中,位于同一行的各所述显示单元中相同颜色的所述发光元件的第一极与同一所述行选通信号输出端电连接;

13、同一所述恒流驱动芯片组中,相邻两级所述恒流驱动锁存芯片中,后一级所述恒流驱动锁存芯片的行控制信号输入端与前一级所述恒流驱动锁存芯片的行控制信号输出端电连接;第一级所述恒流驱动锁存芯片的行控制信号输入端与所述输入接口电连接;最后一级所述恒流驱动锁存芯片的行控制信号输出端与所述输出接口电连接;

14、同一所述恒流驱动芯片组中,各级所述恒流驱动锁存芯片的各所述行选通信号输出端依次输出所述行选通信号;其中,每级所述恒流驱动锁存芯片中最后一个所述行选通信号输出端输出所述行选通信号后,控制该级所述恒流驱动锁存芯片的行控制信号输出端输出行控制信号。

15、可选的,所述恒流驱动锁存芯片还包括时钟信号输入端和逻辑信号输入端;所述时钟信号输入端和所述逻辑信号输出端分别与所述输入接口电连接;

16、所述恒流驱动锁存芯片具体用于根据所述时钟信号输入端接收的时钟信号、所述逻辑信号输入端输入的逻辑信号、以及所述行控制信号输入端的行控制信号,控制各所述行选通信号输出端依次输出行选通信号,以及控制所述行控制信号输出端输出行控制信号;

17、所述总线驱动器用于选择性将所述输入接口处的所述时钟信号和所述逻辑信号传输至所述输出接口。

18、可选的,所述列选通电路包括译码器;

19、所述译码器包括列控制信号输入端和j个列选通信号输出端;所述列控制信号输入端与所述输入接口电连接;同一所述子显示区中,位于同一列的各所述显示单元中相同颜色的所述发光元件的第二极与同一所述列选通信号输出端电连接,且位于同一所述子显示区的各列所述显示单元的发光元件与不同所述列选通信号输出端电连接;

20、所述译码器用于根据所述列控制信号输入端输入的列控制信号,控制各所述列选通信号输出端输出列选通信号;

21、所述总线驱动器还用于选择性传输所述输入接口处所述输入信号的所述列控制信号至所述输出接口。

22、可选的,所述列选通电路还包括至少一个驱动开关组;

23、所述驱动开关组包括j个驱动开关;各所述驱动开关一一对应地电连接于各所述列选通信号输出端与各列所述显示单元之间;

24、其中,所述驱动开关的控制端与所述列选通信号输出端电连接,所述驱动开关的输入端接收电源信号,所述驱动开关输出端与位于同一列的各所述显示单元中相同颜色的所述发光元件的第二极电连接。

25、可选的,所述驱动开关包括至少一个mos管;

26、所述mos管的栅极与所述列选通信号输出端电连接;所述mos管的源极接收电源信号;所述mos管的漏极与位于同一列的各所述显示单元中相同颜色的所述发光元件的第二极电连接。

27、可选的,所述列控制信号包括s字节二进制数字信号;其中,2s=j。

28、可选的,每一列所述显示单元的刷新频率大于或等于2.4khz。

29、第二方面,本专利技术实施例还提供了一种显示屏,包括上述显示模组;

30、相邻两个所述显示模组中,其中一个所述显示模组的输入接口与另一个所述显示模组的输出接口电连接。

31、本专利技术的技术方案,在显示模组中设置阵列排布的显示单元、输入接口、输出接口、以及驱动电路,可以通过输入接口接收相应的信号,输出接口输出相应的信号,使得该显示模组可以通过输入接口与其它显示模组电连接,以接收其它显示模组的输出接口输出的信号,该信号可经驱动电路处理后传输至该显示模组的输出接口,以在该显示模组的输出接口与其它显示模组电连接,能够向其它显示模组输出信号,从而能够提高显示模组的扩展性,增本文档来自技高网...

【技术保护点】

1.一种显示模组,其特征在于,包括:显示区;所述显示区设置有阵列排布的多个显示单元;每个所述显示单元包括至少一个发光元件;

2.根据权利要求1所述的显示模组,其特征在于,所述驱动电路包括总线驱动器、列选通电路和行选通电路;

3.根据权利要求2所述的显示模组,其特征在于,所述显示区包括M个子显示区,每个所述子显示区包括i行j列所述显示单元;其中,M、i、j均为大于或等于2的正整数;

4.根据权利要求3所述的显示模组,其特征在于,所述恒流驱动锁存芯片还包括时钟信号输入端和逻辑信号输入端;所述时钟信号输入端和所述逻辑信号输出端分别与所述输入接口电连接;

5.根据权利要求3所述的显示模组,其特征在于,所述列选通电路包括译码器;

6.根据权利要求5所述的显示模组,其特征在于,所述列选通电路还包括至少一个驱动开关组;

7.根据权利要求6所述的显示模组,其特征在于,所述驱动开关包括至少一个MOS管;

8.根据权利要求5所述的显示模组,其特征在于,所述列控制信号包括S字节二进制数字信号;其中,2S=j。

<p>9.根据权利要求5所述的显示模组,其特征在于,每一列所述显示单元的刷新频率大于或等于2.4KHz。

10.一种显示屏,其特征在于,包括:多个权利要求1-9任一项所述的显示模组;

...

【技术特征摘要】

1.一种显示模组,其特征在于,包括:显示区;所述显示区设置有阵列排布的多个显示单元;每个所述显示单元包括至少一个发光元件;

2.根据权利要求1所述的显示模组,其特征在于,所述驱动电路包括总线驱动器、列选通电路和行选通电路;

3.根据权利要求2所述的显示模组,其特征在于,所述显示区包括m个子显示区,每个所述子显示区包括i行j列所述显示单元;其中,m、i、j均为大于或等于2的正整数;

4.根据权利要求3所述的显示模组,其特征在于,所述恒流驱动锁存芯片还包括时钟信号输入端和逻辑信号输入端;所述时钟信号输入端和所述逻辑信号输出端分别与所述输入接口电连接;

【专利技术属性】
技术研发人员:王建飞张振
申请(专利权)人:浙江宇视科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1