当前位置: 首页 > 专利查询>华侨大学专利>正文

一种并行高速双空间SC-LDPC译码器及译码方法技术

技术编号:41013521 阅读:19 留言:0更新日期:2024-04-18 21:50
本发明专利技术涉及一种并行高速双空间SC‑LDPC译码器及译码方法。包括信道顶层模块、信源顶层模块;其中,信道顶层模块接收初始化似然比信息实现译码器初始化,接收信息写入缓存帧并分配相应地址,以及取出相应地址信息经过移位并行计算后按顺序存入原始地址;信源顶层模块检测对应地址数据全部迭代完成之后进行顺序读取,取出信源部分的数据匹配信道信息对应的层数分层进行并行更新,信源部分数据更新结束后通知信道顶层模块和信源顶层模块重新分配地址、数据读出和写入;重复信道顶层模块、信源顶层模块信息交互过程,直至达到终止条件,输出译码结果。

【技术实现步骤摘要】

本专利技术涉及无线通信、电子信息、数字信号处理与信源信道译码领域,尤其涉及一种并行高速双空间sc-ldpc译码器及译码方法。


技术介绍

1、随着无线通信及其电子技术的不断发展和进步,人们对通信内容的质量、准确度及完整度有了更高的要求。面向6g时代,无线通信大大加快了万物互联相关系统模式的发展进度,在通信过程中,通过信源压缩、信道纠错等主要方式,通过对有效信息的编码和译码来降低噪声干扰,提高了通信质量和可靠性。因此,当前最关键的问题是寻求一种高效率、低错误率的编译码方法以满足人们如今巨量信息传输的需求。

2、传统的纠错编译码算法主要包含信道纠错以及信源压缩,前者通过处理信道中的差错,纠正接收数据中的错误,后者通过将原始数据通过编码算法转换为码元序列,再通过译码算法将接收码元序列转换为所需数据。如图1所示,联合信源信道编码(joint source-channel coding,jscc)系统具有通信理论的有效性和可靠性,在考虑考虑信源和信道之间关系的同时允许编译码过程使用信源残留的冗余信息以提高译码性能,同时引入了译码延迟和吞吐量等衡量译码器质量本文档来自技高网...

【技术保护点】

1.一种并行高速双空间SC-LDPC译码器,其特征在于,包括信道顶层模块、信源顶层模块;其中,信道顶层模块接收初始化似然比信息实现译码器初始化,接收信息写入缓存帧并分配相应地址,以及取出相应地址信息经过移位并行计算后按顺序存入原始地址;信源顶层模块检测对应地址数据全部迭代完成之后进行顺序读取,取出信源部分的数据匹配信道信息对应的层数分层进行并行更新,信源部分数据更新结束后通知信道顶层模块和信源顶层模块重新分配地址、数据读出和写入;重复信道顶层模块、信源顶层模块信息交互过程,直至达到终止条件,输出译码结果。

2.根据权利要求1所述的一种并行高速双空间SC-LDPC译码器,其特征...

【技术特征摘要】

1.一种并行高速双空间sc-ldpc译码器,其特征在于,包括信道顶层模块、信源顶层模块;其中,信道顶层模块接收初始化似然比信息实现译码器初始化,接收信息写入缓存帧并分配相应地址,以及取出相应地址信息经过移位并行计算后按顺序存入原始地址;信源顶层模块检测对应地址数据全部迭代完成之后进行顺序读取,取出信源部分的数据匹配信道信息对应的层数分层进行并行更新,信源部分数据更新结束后通知信道顶层模块和信源顶层模块重新分配地址、数据读出和写入;重复信道顶层模块、信源顶层模块信息交互过程,直至达到终止条件,输出译码结果。

2.根据权利要求1所述的一种并行高速双空间sc-ldpc译码器,其特征在于,所述信道顶层模块包括第一似然比信息控制模块、第一校验信息控制模块、与第一似然比信息控制模块及第一校验信息控制模块分别...

【专利技术属性】
技术研发人员:周林李育鹏练秋芳鲁紫君
申请(专利权)人:华侨大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1