一种适用于超高速多通道时间交织ADC的采样网络制造技术

技术编号:40982128 阅读:14 留言:0更新日期:2024-04-18 21:27
本发明专利技术涉及一种适用于超高速多通道时间交织ADC的采样网络,包括并联的M个两级采样网络,两级采样网络包括第一级采样网络和N个第二级采样网络;第一级采样网络包括第一级缓冲器和N个第一级采样开关电路,N个第一级采样开关电路并联至第一级缓冲器;第一级采样开关电路均串联连接第二级采样网络;第二级采样网络包括第二级缓冲器和Q个第二级采样开关电路,Q个第二级采样开关电路并联至第二级缓冲器。分层采样提高了信号输入带宽;第一级缓冲器和第二级缓冲器均采用引入电流反馈回路的源极跟随器结构,提高了采样网络的线性度;第一级采样开关电路和第二级采样开关电路均采用含有并联通路的栅压自举环路结构,在采集高频输入时具有较高的精度。

【技术实现步骤摘要】

本专利技术属于数模混合集成电路设计领域,具体涉及一种适用于超高速多通道时间交织adc的采样网络。


技术介绍

1、为了满足通信行业传递更高速率更高质量的信息的要求,基于有线和无线的传输系统的带宽不断增长,极大的刺激了对中等分辨率、低功耗、ghz采样率的超高带宽的高速adc(analog-to-digital converter,模数转换器)的需求。通常来说,如此高采样率的adc需要通过时间交织来实现,当单通道adc的速度接近设计瓶颈之后,利用大规模的时间交织来实现超高采样率就显得尤为重要。采样网络位于adc的最前端,是决定adc的输入带宽和采样速率的关键组成部分,对于超高速adc的实现具有重要意义。

2、现有的时间交织adc中的采样网络多采用并行直接采样结构,但是在通道的数量大幅度增加的情况下(通道为十几个甚至几十个时),输入信号面对的走线寄生和输入电容均会随之增加,则可通过的信号的带宽大大减小;同时,各个通道的控制时钟之间的时钟抖动和时钟偏移导致的时序误差也会进一步加重,直至导致并行直接采样的结构不再适用,也无形中提高了时钟产生电路的设计难度。本文档来自技高网...

【技术保护点】

1.一种适用于超高速多通道时间交织ADC的采样网络,其特征在于,包括:并联的M个两级采样网络(100),每一个所述两级采样网络(100)均包括第一级采样网络(110)和N个第二级采样网络(120);

2.根据权利要求1所述的适用于超高速多通道时间交织ADC的采样网络,其特征在于,所述第一级采样网络(110)具体包括:第一级缓冲器和N个第一级采样开关电路;

3.根据权利要求2所述的适用于超高速多通道时间交织ADC的采样网络,其特征在于,所述第一级采样网络(110)还包括:N个第一级采样电容;

4.根据权利要求3所述的适用于超高速多通道时间交织ADC的采样...

【技术特征摘要】

1.一种适用于超高速多通道时间交织adc的采样网络,其特征在于,包括:并联的m个两级采样网络(100),每一个所述两级采样网络(100)均包括第一级采样网络(110)和n个第二级采样网络(120);

2.根据权利要求1所述的适用于超高速多通道时间交织adc的采样网络,其特征在于,所述第一级采样网络(110)具体包括:第一级缓冲器和n个第一级采样开关电路;

3.根据权利要求2所述的适用于超高速多通道时间交织adc的采样网络,其特征在于,所述第一级采样网络(110)还包括:n个第一级采样电容;

4.根据权利要求3所述的适用于超高速多通道时间交织adc的采样网络,其特征在于,所述第二级采样网络(120)具体包括:第二级缓冲器和q个第二级采样开关电路;

5.根据权利要求4所述的适用于超高速多通...

【专利技术属性】
技术研发人员:丁瑞雪李少轩党力沈易刘术彬朱樟明
申请(专利权)人:西安电子科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1