用于存算一体的操作原语生成方法和存算一体逻辑电路技术

技术编号:40901680 阅读:21 留言:0更新日期:2024-04-18 11:19
本发明专利技术公开用于存算一体的操作原语生成方法和存算一体逻辑电路,属于微电子器件领域。包括:地址译码器,用于接收主控制器发送的地址信号,译码为开关信号,输出控制信号至存算一体运算阵列,以激活对应区域;数据‑指令译码器,用于接收主控制器发送的运算对象和操作指令,将数据编码为不同的格式,输出至存算一体运算阵列;存算一体运算阵列,用于由激活区域执行计算,输出计算结果对应的工作电压/电流给输出感知电路;输出感知电路,用于将工作电压/电流转换为数字信号,发送给主控制器。本发明专利技术抽象出基础的操作原语和操作指令,指导存算一体电路设计,降低电路设计复杂度;提高存算一体电路的灵活性和可配置性,以适配各类复杂的计算需求。

【技术实现步骤摘要】

本专利技术属于微电子器件及电路领域,更具体地,涉及用于存算一体的操作原语生成方法和存算一体逻辑电路


技术介绍

1、在云端大模型中经常会出现一些各类型的复杂运算,常见的有矩阵向量乘法、注意力机制、相似性搜索、集合运算等。存算一体电路往往用于对矩阵向量乘法进行并行计算,然而当遇到非矩阵乘法运算时,需要将数据搬移到其余处理器上进行运算。如果存算一体电路本身可根据需要配置为相应的运算核,则会带来非常高的灵活性,而且可以利用其天然的并行性对其余运算进行加速,从而带来整体性能的提升。当前还没有专利和文献针对存算一体电路进行操作原语及其电路架构层面的分析和研究。


技术实现思路

1、针对现有技术的缺陷,本专利技术的目的在于提供用于存算一体的操作原语生成方法和存算一体逻辑电路,旨在解决现有技术存算一体电路进行操作原语及其电路架构的空白的问题。

2、为实现上述目的,第一方面,本专利技术提供了一种用于存算一体的操作原语生成方法,包括:

3、接收对读指令和写指令的标记位的指定;

<p>4、接收对各种双本文档来自技高网...

【技术保护点】

1.一种用于存算一体的操作原语生成方法,其特征在于,包括:

2.如权利要求1所述的方法,其特征在于,所述双目布尔逻辑运算,分别是AND、NAND、OR、NOR、XOR、XNOR、IMP、NIMP、R-IMP和R-NIMP。

3.一种数据-指令译码器,其特征在于,包括:

4.如权利要求3所述的译码器,其特征在于,若采用YA=Y的编码模式时,Y=0时,(YA,YB)=(0,1),Y=1时,(YA,YB)=(1,0),若采用YB=Y的模式,Y=0时,(YA,YB)=(1,0),Y=1时,(YA,YB)=(0,1)。

5.一种可重构存算一体逻辑电路...

【技术特征摘要】

1.一种用于存算一体的操作原语生成方法,其特征在于,包括:

2.如权利要求1所述的方法,其特征在于,所述双目布尔逻辑运算,分别是and、nand、or、nor、xor、xnor、imp、nimp、r-imp和r-nimp。

3.一种数据-指令译码器,其特征在于,包括:

4.如权利要求3所述的译码器,其特征在于,若采用ya=y的编码模式时,y=0时,(ya,yb)=(0,1),y=1时,(ya,yb)=(1,0),若采用yb=y的模式,y=0时,(ya,yb)=(1,0),y=1时,(ya,yb)=(0,1)。

5.一种可重构存算一体逻辑电路,其特征在于,包括:

6.如权利要求5所述的电路,其特征在于,执行的...

【专利技术属性】
技术研发人员:李祎杨岭缪向水
申请(专利权)人:华中科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1