System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 退出低功耗模式的控制系统及控制方法、显示装置制造方法及图纸_技高网

退出低功耗模式的控制系统及控制方法、显示装置制造方法及图纸

技术编号:40868386 阅读:3 留言:0更新日期:2024-04-08 16:34
本发明专利技术公开了一种退出低功耗模式的控制系统及控制方法、显示装置,退出低功耗模式的控制系统包括中央处理器、主控制模块、进出低功耗控制模块和模式控制电路,主控制模块与进出低功耗控制模块电连接,进出低功耗控制模块与模式控制电路的第一控制端电连接,模式控制电路在自身第一控制端的电位由第一电位信号变为第二电位信号时,控制中央处理器从进入低功耗模式所处的阶段退出低功耗模式。通过模式控制电路确定出接收到退出低功耗模式的指令时,中央处理器在进入低功耗模式时所处的阶段,并从最后所处的阶段直接执行退出低功耗的模式,进而缩短退出低功耗模式的时间。

【技术实现步骤摘要】

本专利技术涉及电子,尤其涉及退出低功耗模式的控制系统及控制方法、显示装置


技术介绍

1、电子设备的工作状态包括低功耗模式和正常模式,在无需电子设备执行任何功能性操作时,电子设备可进入低功耗模式,例如手机在设定时间内未接收到触摸时,可息屏,以降低整个设备的功耗。

2、电子设备包括中央处理器(mcu),电子设备需退出低功耗模式以正常执行功能性操作时,即mcu在退出低功耗模式的时候,一般会在mcu完全进入低功耗模式之后,再执行唤醒过程(退出低功耗模式的过程)。如果mcu在进入低功耗模式的过程中,电子设备接收到退出低功耗模式的指令,电子设备会继续执行进入低功耗模式的剩余过程,待完全进入低功耗模式之后,再执行唤醒过程,今儿导致mcu退出低功耗模式的时间会较长。


技术实现思路

1、本专利技术提供了一种退出低功耗模式的控制系统及控制方法、显示装置,以缩短退出低功耗模式所需的时间,提高系统的响应速度。

2、根据本专利技术的一方面,提供了一种退出低功耗模式的控制系统,包括:中央处理器、主控制模块、进出低功耗控制模块和模式控制电路,

3、所述主控制模块与所述进出低功耗控制模块电连接,所述进出低功耗控制模块与所述模式控制电路的第一控制端电连接,所述主控制模块用于接收到控制中央处理器进入低功耗模式的指令时控制所述进出低功耗控制模块向所述第一控制端传输第一电位信号;所述进出低功耗控制模块还与所述模式控制电路的第二控制端电连接,所述进出低功耗控制模块用于向所述第二控制端传输进入阶段时序信号以控制所述中央处理器逐步进入低功耗模式;

4、所述主控制模块还用于在接收到控制中央处理器退出低功耗模式的指令时,控制所述进出低功耗控制模块向所述第一控制端传输第二电位信号;

5、所述模式控制电路用于在自身第一控制端的电位由第一电位信号变为第二电位信号时,根据所述进入阶段时序信号确定所述中央处理器进入所述低功耗模式所处的阶段;

6、所述模式控制电路还用于在自身第一控制端的电位为第二电位时,控制所述中央处理器从所述进入所述低功耗模式所处的阶段退出所述低功耗模式。

7、可选的,所述模式控制电路包括记忆电路和唤醒电路,所述记忆电路的第一输入端作为所述模式控制电路的第三控制端,所述记忆电路的第二输入端作为所述模式控制电路的第一控制端,所述记忆电路的第三输入端作为所述模式控制电路的第二控制端,所述记忆电路的第四输入端与所述进出低功耗控制模块电连接,所述记忆电路用于在自身第一输入端的电位为第一电位信号时,根据自身第二输入端的电位和所述进入阶段时序信号确定所述中央处理器进入所述低功耗模式所处的阶段;所述进出低功耗控制模块用于根据所述中央处理器进入所述低功耗模式所处的阶段生成退出时序信号,所述记忆电路用于在自身第一输入端的电位为第一电位信号时,根据自身第二输入端的电位和所述退出时序信号控制所述中央处理器退出所述低功耗模式;

8、所述唤醒电路的第一输入端与所述中央处理器的输出端电连接,所述唤醒电路的第二输入端与所述主控制模块的第一输出端电连接,所述主控制模块用于接收到控制中央处理器进入低功耗模式的指令时向所述唤醒电路的第二输入端传输所述第一电位信号,所述唤醒电路的第三输入端与所述主控制模块的第二输出端电连接,所述唤醒电路的控制端与所述记忆电路的输出端电连接,所述唤醒电路的输出端与所述中央处理器电连接,所述主控制模块用于在接收到控制中央处理器退出低功耗模式的指令时,向所述唤醒电路的第三输入端传输所述第一电位信号,所述唤醒电路用于根据自身第一输入端、第二输入端和第三输入端的电位生成唤醒信号,以控制所述中央处理器退出所述低功耗模式。

9、可选的,所述记忆电路包括第一单元和第二单元,所述第一单元包括第一端、第二端、第三端、第四端,所述第一单元的第一端作为所述记忆电路的第一输入端,所述第一单元的第二端作为所述记忆电路的第二输入端,所述第一单元的第三端作为所述记忆电路的第三输入端,所述第一单元的第四端作为所述记忆电路的第四输入端,所述第一单元的输出端与所述第二单元的输入端电连接,所述第一单元用于在自身第一端的电位为第一电位信号且自身第二端的电位为所述第一电位信号时,将所述进入阶段时序信号传输至所述第二单元的输入端,所述第一单元还用于在自身第一端的电位为第一电位信号且自身第二端的电位为所述第二电位信号时,将所述退出时序信号传输至所述第二单元的输入端;

10、所述第二单元的控制端与所述第一单元的第二端电连接,所述第二单元用于在自身控制端的电位为第一电位时,计数所述进入阶段时序信号的脉冲个数,还用于在自身控制端的电位为第二电位时,根据所述计数的进入阶段的时序信号的脉冲个数和所述退出时序信号的脉冲个数控制所述唤醒电路生成唤醒信号。

11、可选的,所述进入阶段时序信号的脉冲个数与所述退出时序信号的脉冲个数相同。

12、可选的,所述进入阶段时序信号包括m个脉冲,进入阶段时序信号的第n个脉冲与退出时序信号的第m-n+1个脉冲的形状相同,其中,m和n均为正整数,且n小于m。

13、可选的,所述第一单元包括第一选择器和第一与门,所述第二单元包括计数器;

14、所述第一选择器的第一输入端作为所述第一单元的第三端,所述第一选择器的第二输入端作为所述第一单元的第四端,第一选择器的控制端作为所述第一单元的第二端,所述第一选择器的输出端与所述第一与门的第一输入端电连接,所述第一与门的第二输入端作为所述第一单元的第一端,所述第一与门的输出端与所述计数器的输入端电连接,所述计数器的控制端作为所述第二单元的控制端,所述计数器的输出端作为所述第二单元的输出端。

15、可选的,所述记忆电路还包括寄存器,所述寄存器的输入端与所述记忆电路的输出端电连接,所述寄存器用于存储所述中央处理器进入所述低功耗模式所处的阶段。

16、可选的,所述唤醒电路包括第二与门、第三与门和第二选择器,所述第二与门的第一输入端作为所述唤醒电路的第二输入端,所述第二与门的第二输入端作为所述唤醒电路的第三输入端,所述第二与门的输出端与所述第三与门的第一输入端电连接,所述第三与门的第二输入端作为所述唤醒电路的第一输入端,所述第三与门的输出端与所述第二选择器的第一输入端电连接,所述第二选择器的第二输入端接入固定电位信号,所述第二选择器的控制端作为所述唤醒电路的控制端,所述第二选择器的输出端作为所述唤醒电路的输出端。

17、根据本专利技术的另一方面,提供了一种退出低功耗模式的控制方法,用于控制上一方面任一项所述的退出低功耗模式的控制系统,所述控制方法包括:

18、主控制模块接收到控制中央处理器进入低功耗模式的指令时控制进出低功耗控制模块向模式控制电路的第一控制端传输第一电位信号;

19、进出低功耗控制模块向所述模式控制电路的第二控制端传输进入阶段时序信号以控制中央处理器逐步进入低功耗模式;

20、主控制模块在接收到控制中央处理器退出低功耗本文档来自技高网...

【技术保护点】

1.一种退出低功耗模式的控制系统,其特征在于,包括:中央处理器、主控制模块、进出低功耗控制模块和模式控制电路,

2.根据权利要求1所述的退出低功耗模式的控制系统,其特征在于,所述模式控制电路包括记忆电路和唤醒电路,所述记忆电路的第一输入端作为所述模式控制电路的第三控制端,所述记忆电路的第二输入端作为所述模式控制电路的第一控制端,所述记忆电路的第三输入端作为所述模式控制电路的第二控制端,所述记忆电路的第四输入端与所述进出低功耗控制模块电连接,所述记忆电路用于在自身第一输入端的电位为第一电位信号时,根据自身第二输入端的电位和所述进入阶段时序信号确定所述中央处理器进入所述低功耗模式所处的阶段;所述进出低功耗控制模块用于根据所述中央处理器进入所述低功耗模式所处的阶段生成退出时序信号,所述记忆电路用于在自身第一输入端的电位为第一电位信号时,根据自身第二输入端的电位和所述退出时序信号控制所述中央处理器退出所述低功耗模式;

3.根据权利要求2所述的退出低功耗模式的控制系统,其特征在于,所述记忆电路包括第一单元和第二单元,所述第一单元包括第一端、第二端、第三端、第四端,所述第一单元的第一端作为所述记忆电路的第一输入端,所述第一单元的第二端作为所述记忆电路的第二输入端,所述第一单元的第三端作为所述记忆电路的第三输入端,所述第一单元的第四端作为所述记忆电路的第四输入端,所述第一单元的输出端与所述第二单元的输入端电连接,所述第一单元用于在自身第一端的电位为第一电位信号且自身第二端的电位为所述第一电位信号时,将所述进入阶段时序信号传输至所述第二单元的输入端,所述第一单元还用于在自身第一端的电位为第一电位信号且自身第二端的电位为所述第二电位信号时,将所述退出时序信号传输至所述第二单元的输入端;

4.根据权利要求3所述的退出低功耗模式的控制系统,其特征在于,所述进入阶段时序信号的脉冲个数与所述退出时序信号的脉冲个数相同。

5.根据权利要求4所述的退出低功耗模式的控制系统,其特征在于,所述进入阶段时序信号包括m个脉冲,进入阶段时序信号的第n个脉冲与退出时序信号的第m-n+1个脉冲的形状相同,其中,m和n均为正整数,且n小于m。

6.根据权利要求3所述的退出低功耗模式的控制系统,其特征在于,所述第一单元包括第一选择器和第一与门,所述第二单元包括计数器;

7.根据权利要求3所述的退出低功耗模式的控制系统,其特征在于,所述记忆电路还包括寄存器,所述寄存器的输入端与所述记忆电路的输出端电连接,所述寄存器用于存储所述中央处理器进入所述低功耗模式所处的阶段。

8.根据权利要求3所述的退出低功耗模式的控制系统,其特征在于,所述唤醒电路包括第二与门、第三与门和第二选择器,所述第二与门的第一输入端作为所述唤醒电路的第二输入端,所述第二与门的第二输入端作为所述唤醒电路的第三输入端,所述第二与门的输出端与所述第三与门的第一输入端电连接,所述第三与门的第二输入端作为所述唤醒电路的第一输入端,所述第三与门的输出端与所述第二选择器的第一输入端电连接,所述第二选择器的第二输入端接入固定电位信号,所述第二选择器的控制端作为所述唤醒电路的控制端,所述第二选择器的输出端作为所述唤醒电路的输出端。

9.一种退出低功耗模式的控制方法,其特征在于,用于控制权利要求1-8任一项所述的退出低功耗模式的控制系统,所述控制方法包括:

10.一种显示装置,其特征在于,包括权利要求1-8任一项所述的退出低功耗模式的控制系统。

...

【技术特征摘要】

1.一种退出低功耗模式的控制系统,其特征在于,包括:中央处理器、主控制模块、进出低功耗控制模块和模式控制电路,

2.根据权利要求1所述的退出低功耗模式的控制系统,其特征在于,所述模式控制电路包括记忆电路和唤醒电路,所述记忆电路的第一输入端作为所述模式控制电路的第三控制端,所述记忆电路的第二输入端作为所述模式控制电路的第一控制端,所述记忆电路的第三输入端作为所述模式控制电路的第二控制端,所述记忆电路的第四输入端与所述进出低功耗控制模块电连接,所述记忆电路用于在自身第一输入端的电位为第一电位信号时,根据自身第二输入端的电位和所述进入阶段时序信号确定所述中央处理器进入所述低功耗模式所处的阶段;所述进出低功耗控制模块用于根据所述中央处理器进入所述低功耗模式所处的阶段生成退出时序信号,所述记忆电路用于在自身第一输入端的电位为第一电位信号时,根据自身第二输入端的电位和所述退出时序信号控制所述中央处理器退出所述低功耗模式;

3.根据权利要求2所述的退出低功耗模式的控制系统,其特征在于,所述记忆电路包括第一单元和第二单元,所述第一单元包括第一端、第二端、第三端、第四端,所述第一单元的第一端作为所述记忆电路的第一输入端,所述第一单元的第二端作为所述记忆电路的第二输入端,所述第一单元的第三端作为所述记忆电路的第三输入端,所述第一单元的第四端作为所述记忆电路的第四输入端,所述第一单元的输出端与所述第二单元的输入端电连接,所述第一单元用于在自身第一端的电位为第一电位信号且自身第二端的电位为所述第一电位信号时,将所述进入阶段时序信号传输至所述第二单元的输入端,所述第一单元还用于在自身第一端的电位为第一电位信号且自身第二端的电位为所述第二电位信号时,将所述退出时序信号传输至所述第二...

【专利技术属性】
技术研发人员:翟江涛王瑜万文涛齐良颉黄健
申请(专利权)人:国民技术股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1