面向高性能计算机光互连的重定时电路、接收机及计算机制造技术

技术编号:40840392 阅读:20 留言:0更新日期:2024-04-01 15:06
本发明专利技术公开了一种面向高性能计算机光互连的重定时电路、接收机及计算机,本发明专利技术的重定时电路包括采样器、第一锁相环、接收端时钟分频器、相位插值器、发射机均衡器和驱动器,所述重定时电路还包括:时钟数据恢复电路,用于从采样器输出的采样数据中恢复出相位控制信号和恢复数据;第二锁相环,用于将从相位控制信号恢复出的时钟信号作为参考信号输入锁相环进行滤波处理,以生成与恢复数据同频率、消除恢复数据的频差的重定时时钟;采样同步模块,用于根据重定时时钟对恢复数据进行采样获得采样输出数据。本发明专利技术旨在既消除采样时钟和数据的频差、又保证采样时钟质量,以恢复出低误码率的数据。

【技术实现步骤摘要】

本专利技术涉及高性能计算机的光互连,具体涉及一种面向高性能(10e级以上)计算机光互连的重定时电路、接收机及计算机。


技术介绍

1、5g、大数据、云计算的迅猛发展对计算机设备传输速度提出了更高要求。如图1所示,高性能计算机光互连依靠收发端的光模块将信号进行电光转换后通过光纤传输,而传输速度取决于pcie(peripheral component interconnect express)总线传输速率。图1中,drv表示驱动电路,tia表示跨阻放大器。随着pcie带宽增加,严重的信号衰减限制了传输速率的提高,而重定时器(retimer)可以解决这个问题。重定时器作为光模块的核心部件,在电光互相转换时,可以有效地将衰减严重的信号恢复。因此,重定时器作为高性能计算机数据传输的关键芯片,在高速光互连中发挥着十分重要的作用。

2、当前,光互连单通道速率已经达到100gb/s以上,而重定时器在超高传输速率下恢复出的信号还存在较大抖动。在实际电路设计中,当时钟和数据路径之间存在延迟差时,时钟对数据定时的相关性就会减弱,导致时钟和数据路径的相关抖动增加,从而降本文档来自技高网...

【技术保护点】

1.一种面向高性能计算机光互连的重定时电路,包括采样器、第一锁相环、接收端时钟分频器、相位插值器、发射机均衡器和驱动器,其特征在于,所述重定时电路还包括:

2.根据权利要求1所述的面向高性能计算机光互连的重定时电路,其特征在于,所述采样同步模块包括:

3.根据权利要求2所述的面向高性能计算机光互连的重定时电路,其特征在于,所述时钟数据恢复电路包括:

4.根据权利要求3所述的面向高性能计算机光互连的重定时电路,其特征在于,所述环路滤波器的传递函数为:(R+1/sC),其中R为环路滤波器电阻,C为环路滤波器滤波电容,s为S域变换因子。</p>

5.根据...

【技术特征摘要】

1.一种面向高性能计算机光互连的重定时电路,包括采样器、第一锁相环、接收端时钟分频器、相位插值器、发射机均衡器和驱动器,其特征在于,所述重定时电路还包括:

2.根据权利要求1所述的面向高性能计算机光互连的重定时电路,其特征在于,所述采样同步模块包括:

3.根据权利要求2所述的面向高性能计算机光互连的重定时电路,其特征在于,所述时钟数据恢复电路包括:

4.根据权利要求3所述的面向高性能计算机光互连的重定时电路,其特征在于,所述环路滤波器的传递函数为:(r+1/sc),其中r为环路滤波器电阻,c为环路滤波器滤波电容,s为s域变换因子。

5.根据权利要求3所述的面向高性能计算机光互连的重定时电路,其特征在于,所述压控振荡器的传递函数为:kvco/s,其中kvco为压控振荡器增益,s为s域变换因子。

6.根据权利要求1所述的面向高性能计算机光互连的重定时电路,其特征在...

【专利技术属性】
技术研发人员:吕方旭刘庆欧洋王强齐星云徐佳庆赖明澈庞征斌黄恒张庚
申请(专利权)人:中国人民解放军国防科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1