数据采集板以及数据采集系统技术方案

技术编号:40786903 阅读:21 留言:0更新日期:2024-03-28 19:18
本申请实施例涉及数据采集技术领域,公开了一种数据采集板以及数据采集系统。数据采集板,包括:板对板连接器,被配置为与天线板上设置的另一板对板连接器连接,以通过另一板对板连接器与天线板通信,板对板连接器支持与至少两个芯片的连接;数据传输接口,被配置为与上位机连接,以与上位机进行通信;现场可编程逻辑门阵列FPGA,FPGA包括第一端和第二端,FPGA通过第一端与板对板连接器连接并通过第二端与数据传输接口连接,被配置为通过板对板连接器与天线板通信,以及,通过数据传输接口实现所述至少两个芯片与上位机之间的通信。使得数据采集板受到天线板限制的程度降低,有利于提高数据采集板的通用性。

【技术实现步骤摘要】

本申请实施例涉及数据采集,特别涉及一种数据采集板以及数据采集系统


技术介绍

1、数据采集板是从传感器或其他待测设备获取数字或模拟信号并将其发送到上位机中进行处理的装置。随着雷达技术的发展,雷达技术在各种场景的应用越来越广泛,用于采集雷达数据的数据采集板也得到了越来越广泛的应用。

2、然而,目前的数据采集板通常是与部署有雷达芯片的天线板配合实施,不仅需要针对天线板上的雷达芯片进行一对一设计,也即是说,数据采集板会受到天线板的限制,不具备通用性。


技术实现思路

1、本申请实施例的目的在于提供一种数据采集板以及数据采集系统,使得数据采集板受到天线板限制的程度降低,有利于提高数据采集板的通用性。

2、为达到上述目的,本申请的实施例提供了一种数据采集板,包括:板对板连接器,被配置为与天线板上设置的另一板对板连接器连接,以通过所述另一板对板连接器与所述天线板通信,所述板对板连接器上支持与至少两个芯片的连接;数据传输接口,被配置为与上位机连接,以与所述上位机进行通信;现场可编程逻辑门阵列fpga,本文档来自技高网...

【技术保护点】

1.一种数据采集板,其特征在于,包括:

2.根据权利要求1所述的数据采集板,其特征在于,所述第一端和所述板对板连接器的连接方式包括总线连接和/或差分线连接。

3.根据权利要求2所述的数据采集板,其特征在于,在所述第一端和所述板对板连接器的连接方式包括差分线连接的情况下,所述数据采集板还包括:低电压差分信号缓冲器LVDS Buffer,所述LVDS Buffer通过差分线耦接于所述板对板连接器和所述第一端之间。

4.根据权利要求3所述的数据采集板,其特征在于,所述LVDS Buffer包括Buffer电路和调整电路,所述调整电路被配置为根据所述第一差分信...

【技术特征摘要】

1.一种数据采集板,其特征在于,包括:

2.根据权利要求1所述的数据采集板,其特征在于,所述第一端和所述板对板连接器的连接方式包括总线连接和/或差分线连接。

3.根据权利要求2所述的数据采集板,其特征在于,在所述第一端和所述板对板连接器的连接方式包括差分线连接的情况下,所述数据采集板还包括:低电压差分信号缓冲器lvds buffer,所述lvds buffer通过差分线耦接于所述板对板连接器和所述第一端之间。

4.根据权利要求3所述的数据采集板,其特征在于,所述lvds buffer包括buffer电路和调整电路,所述调整电路被配置为根据所述第一差分信号的信号强度对所述buffer电路的信号增强程度进行调整。

5.根据权利要求4所述的数据采集板,其特征在于,所述调整电路跨接在所述buffer电路的输入端和输出端之间,所述调整电路包括开关,所述开关被配置实现与所述lvdsbuffer的导通与断开。

6.根据权利要求4所述的数据采集板,其特征在于,所述调整电路包括第一电阻,所述第一电阻被配置实现与所述lvds buffer的导通与断开。

7.根据权利要求2至6中任一项所述的数据采集板,其特征在于,在所述第一端和所述板对板连接器的连接方式包括总线连接和/或差...

【专利技术属性】
技术研发人员:程晨周颖哲谢勇
申请(专利权)人:加特兰微电子科技上海有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1